• Title/Summary/Keyword: 금속배선

Search Result 183, Processing Time 0.036 seconds

Development of Polymer Elastic Bump Formation Process and Bump Deformation Behavior Analysis for Flexible Semiconductor Package Assembly (유연 반도체 패키지 접속을 위한 폴리머 탄성범프 범핑 공정 개발 및 범프 변형 거동 분석)

  • Lee, Jae Hak;Song, Jun-Yeob;Kim, Seung Man;Kim, Yong Jin;Park, Ah-Young
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.26 no.2
    • /
    • pp.31-43
    • /
    • 2019
  • In this study, polymer elastic bumps were fabricated for the flexible electronic package flip chip bonding and the viscoelastic and viscoplastic behavior of the polymer elastic bumps according to the temperature and load were analyzed using FEM and experiments. The polymer elastic bump is easy to deform by the bonding load, and it is confirmed that the bump height flatness problem is easily compensated and the stress concentration on thin chip is reduced remarkably. We also develop a spiral cap type and spoke cap type polymer elastic bump of $200{\mu}m$ diameter to complement Au metal cap crack phenomenon caused by excessive deformation of polymer elastic bump. The proposed polymer elastic bumps could reduce stress of metal wiring during bump deformation compared to metal cap bump, which is completely covered with metal wiring because the metal wiring on these bumps is partially patterned and easily deformable pattern. The spoke cap bump shows the lowest stress concentration in the metal wiring while maintaining the low contact resistance because the contact area between bump and pad was wider than that of the spiral cap bump.

The Study on Thermal Stability of Ti-Capped Ni Monosilicide (Ti-capped Ni monosilicide의 열적 안정성에 관한 연구)

  • 이근우;유정주;배규식
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2003.03a
    • /
    • pp.106-106
    • /
    • 2003
  • 반도체 소자의 고집적화에 따라 채널길이와 배선선 폭은 점차 줄어들고, 이에 따라 단채널효과, 소스/드레인에서의 기생저항 증가 및 게이트에서의 RC 시간지연 증가 등의 문제가 야기되었다. 이를 해결하기 위하여 자기정렬 실리사이드화(SADS) 공정을 통해 TiSi2, CoSi2 같은 금속 실리사이드를 접촉 및 게이트 전극으로 사용하려는 노력이 진행되고 있다. 그런데 TiSi2는 면저항의 선폭의존성 때문에, 그리고 CoSi2는 실리사이드 형성시 과도한 Si소모로 인해 차세대 MOSFET소자에 적용하기에는 한계가 있다. 반면, NiSi는 이러한 문제점을 나타내지 않고 저온 공정이 가능한 재료이다. 그러나, NiSi는 실리사이드 형성시 NiSi/Si 계면의 산화와 거침성(roughness) 때문에 높은 누설 전류와 면저항값, 그리고 열적 불안정성을 나타낸다. 한편, 초고집적 소자의 배선재료로는 비저항이 낮고 electro- 및 stress-migration에 대한 저항성이 높은 Cu가 사용될 전망이다. 그러나, Cu는 Si, SiO2, 실리사이드로 확산·반응하여 소자의 열적, 전기적, 기계적 특성을 저하시킨다. 따라서 Cu를 배선재료로 사용하기 위해서는 확산방지막이 필요하며, 확산방지재료로는 Ti, TiN, Ta, TaN 등이 많이 연구되고 있다.

  • PDF

Additional Impurity Roles of Nitrogen and Carbon for Ternary compound W-C-N Diffusion Barrier for Cu interconnect (Cu 금속 배선에 적용되는 질소와 탄소를 첨가한 W-C-N 확산방지막의 질소불순물 거동 연구)

  • Kim, Soo-In;Lee, Chang-Woo
    • Journal of the Korean Vacuum Society
    • /
    • v.16 no.5
    • /
    • pp.348-352
    • /
    • 2007
  • In submicron processes, the feature size of ULSI devices is critical, and it is necessary both to reduce the RC time delay for device speed performance and to enable higher current densities without electromigration. In case of contacts between semiconductor and metal in semiconductor devices, it may be very unstable during the thermal annealing process. To prevent these problems, we deposited tungsten carbon nitride (W-C-N) ternary compound thin film as a diffusion barrier for preventing the interdiffusion between metal and semiconductor. The thickness of W-C-N thin film is $1,000{\AA}$ and the process pressure is 7mTorr during the deposition of thin film. In this work we studied the interface effects W-C-N diffusion barrier using the XRD and 4-point probe.

DC 스퍼터로 증착한 금속박막의 실시간 전기저항 측정과 유착두께에 관한 연구

  • Gwon, Na-Hyeon;Kim, Hoe-Bong;Hwang, Bin;Kim, Dong-Yong;Jo, Yeong-Rae
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2011.02a
    • /
    • pp.174-174
    • /
    • 2011
  • 최근 전자산업의 발전은 형상 면에서 경박 단소화로 급속하게 진행되고 있으며, 전자소자 내부에서의 배선재료로 사용되고 있는 알루미늄(Al) 박막의 두께 역시 얇아지고 있다. 두께가 20nm 이하로 작은 극박막 범위에서 박막의 두께 증가에 따라 전기가 잘 흐르기 시작하는 박막의 최소두께로 정의 되는 유착두께를 실시간으로 측정하는 방법을 구현하고 임의의 금속박막과 기판의 조합에 있어서 각각의 재료에 대한 유착두께를 제공함으로써 향후 미세전자소자의 제작시 배선 재료의 선택에 대한 기초자료를 축적할 수 있다. 또한 금속박막의 증착공정 직전에 기판을 표면처리 하여 기판을 활성화시킬 때 표면처리가 박막의 유착두께에 미치는 영향에 대해 박막의 미세구조 변화 관점에서 연구함으로써 여러 가지 금속박막에 대한 유착두께를 줄일 수 있는 방법을 도출할 수 있다. 본 연구에서는 유리 기판 위에 사진 식각 공정으로 패턴을 형성하였다. 패턴이 형성된 유리 기판은 Sputter에 연결된 4 point probe에 구리 도선으로 연결한 후 DC 마그네트론 스퍼터법으로 Al과 Sn을 증착하면서 실시간으로 시간에 따른 전기저항을 측정을 하였다. 이때 Sputter 내부 진공도는 $4.6{\times}10^{-2}torr$까지 낮춰준 후 Al을 증착 할 때 진공도는 $1.1{\times}10^{-2}torr$로 맞춰주고 Ar 가스를 20 sccm 넣어준다. 이때 Al 박막의 유착 두께는 29.6 nm 이고 Sn 박막의 유착두께는 20.48 nm 이다. 유착 두께를 정의함으로써 전자소자의 크기를 최소화 할 수 있으며 실시간 전기저항 측정을 통한 금속박막의 전기전도 특성과 미세구조에 대한 기초 자료를 제공함으로써 신기술 발전에 공헌할 것이다.

  • PDF

Electrohydrodynamically Driven Printing of Copper Ion Based Solution (구리 이온 용액의 전기수력학적 프린팅)

  • Song, Yeong-Seop;Choe, Seung-Mok;Lee, Ju-Yeol;Lee, Gyu-Hwan;Im, Jae-Hong
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2013.05a
    • /
    • pp.164-164
    • /
    • 2013
  • 전기수력학을 이용한 프린팅 기술은 마이크로 나노 크기의 프린팅에 효과적으로 응용되고 있으며, 전도성 입자의 인쇄를 통한 미세 전기 배선의 형성에도 사용되고 있다. 본 연구에서는 금속 고체 입자를 사용하지 않고, 금속 이온 기반의 용액을 제조하여 마이크로 크기의 패턴을 형성하였다.

  • PDF

두꺼운 감광막의 노광 파장에 따른 측면 기울기에 관한 연구

  • 한창호;김학;전국진
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2003.12a
    • /
    • pp.82-85
    • /
    • 2003
  • MEMS(Micro Electro Mechanical Systems) 응용 분야에 있어서 RF나 Optic등에 응용되는 금속 구조물이나 배선을 위한 도금, 두꺼운 구조물의 식각등을 위해서 수십 um두께의 감광막이 필요하다. 특히 이러한 감광막은 도금을 위한 전단계에서 몰드 형성에 이용되는데 그 이유는 제작이 용이할 뿐만 아니라 다양한 두께 형성이 가능하고 금속과의 선택적 제거가 쉬운 장점이 있다. 감광막 몰드가 갖추어야 할 조건으로는 수직에 가까운 측면 기울기, 두께, 도금액에 대찬 저항성을 들 수 있으며 그 중에서 측면 기울기 개선에 관한 연구가 많이 진행되고 있다. 본 논문에서는 감광막의 형상에 영향을 주는 요인을 찾아내고 수식모델링을 통해 측면 기울기를 예측하고자 한다.

  • PDF

백색 LED 조명 광원제작 공정에 필요한 포토마스크 제작

  • 하수호;최재호;황성원;김근주
    • Proceedings of the Korean Society Of Semiconductor Equipment Technology
    • /
    • 2004.05a
    • /
    • pp.202-206
    • /
    • 2004
  • 본 연구에서는 고밀도로 백색 발광다이오드를 웨이퍼 상에 제작하기 위한 제조공정에 필요한 포토마스크를 제작하는 연구를 수행하였다. 발광다이오드 한 개의 패턴을 웨이퍼상에 연속적으로 배열하여 이를 병렬로 연결하는 금속배선을 고려하였다. AutoCAD의 DWG 파일로 캐드작업을 수행하여 이를 DXF 파일로 변환하였으며, 레이저빔으로 스켄하여 소다라임 유리판 위에 크롬을 식각함으로써 포토마스크를 제작하였다. 이는 기존에 제작된 개별칩 형태의 발광다이오드 제작공정을 집적공정화함으로써 웨이퍼상에서 전면 발광하는 조명광원의 구조를 갖는다. 또한 이를 활용하여 백색 발광다이오드 집적칩을 제작하려 한다.

  • PDF

차세대 배선공정을 위한 Inductively Coupled Plasma Assisted Magnetron Sputtering을 이용한 텅스텐 막막 특성에 관한 연구

  • Lee, Su-Jeong;Kim, Tae-Hyeong;Ji, Yu-Jin;Byeon, Ji-Yeong;Lee, Won-O;Yeom, Geun-Yeong
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2018.06a
    • /
    • pp.125-125
    • /
    • 2018
  • 반도체 소자의 미새화에 따라 선폭이 10nm 이하로 줄어듦에 따라, 금속 배선의 저항이 급격하게 상승하고 있다. Cu는 낮은 저항과 높은 전도도를 가지고 있어 현재 배선물질로써 가장 많이 사용되고 있지만, 소자가 미세화됨에 따라 Cu를 미래의 배선물질로써 계속 사용하기에는 몇 가지 문제점이 제기되고 있다. Cu는 electron mean free path (EMFP)가 39 nm로 긴 특성을 가지기 때문에, 선폭이 줄어듦에 따라 surface 및 grain boundary scattering이 증가하여 저항이 급격하게 증가한다. 또한, technology node에 따른 소자의 operating temperature와 current density의 증가로 인해 Cu의 reliability가 감소하게 된다. 텅스텐은 EMFP가 19 nm로 짧은 특성을 가지고 있어, 소자의 크기가 줄어듦에 따라 Cu보다 낮은 저항 특성을 가질 수 있으며, 녹는점이 3695K로 1357K인 Cu보다 높으므로 배선물질로써 Cu를 대체할 가능성이 있다. 본 연구에서는 Inductively Coupled Plasma (ICP) assisted magnetron sputtering을 통해 매우 얇은 텅스텐 박막을 증착하여 저항을 낮추고자 하였다. 고밀도 플라즈마의 방전을 위해, internal-type coil antenna를 사용하였으며 텅스텐 박막의 증착을 위해 DC sputter system이 사용되었다. 높은 에너지를 가진 텅스텐 이온을 이용하여 낮은 온도에서 고품위 박막을 증착할 수 있었으며, dense한 구조의 박막 성장이 가능하였다. ICP assisted를 이용하여 증착했을 때와, 그렇지 않을 때를 비교하여 ICP 조건에 따라서 박막의 저항이 감소함을 확인할 수 있었을 뿐만 아니라 최대 약 65% 감소함을 확인할 수 있었다. XRD를 이용하여 ICP power를 인가했을 때, 높은 저항을 갖는 A-15 구조를 가진 ${\beta}$ peak의 감소와 낮은 저항을 갖는 BCC 구조를 가진 ${\alpha}$ peak의 증가를 상온과 673K에서 증착한 박막 모두에서 확인하였으며, 이를 통해 ICP power가 저항 감소에 영향을 미친다는 것을 확인하였다. 또한, 두 온도 조건에서 grain size를 계산하여 ICP power를 인가함에 따라 두 조건 모두 grain size가 증가하였음을 조사하였다. 또한, XPS 분석을 통해 ICP power를 인가하였을 때 박막의 저항에 많은 영향을 끼치는 O peak이 감소하는 것을 통해 ICP assisted의 효과를 확인하였다. 이를 통해, ICP assisted magnetron sputtering을 통해 텅스텐 박막을 증착함으로써 차세대 배선물질로써 텅스텐의 가능성을 확인할 수 있었다.

  • PDF