• Title/Summary/Keyword: 구리 웨이퍼

Search Result 28, Processing Time 0.029 seconds

Si (111)표면에서 Cu의 확산

  • Lee, Gyeong-Min;Kim, Chang-Min
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.08a
    • /
    • pp.215-215
    • /
    • 2012
  • Sillicon Wafer는 순도 99.9999999%의 단결정 규소를 사용하여 만들어진다. 웨이퍼의 표면은 결함이나 오염이 없어야 하고 회로의 정밀도에 영향을 미치기 때문에 고도의 평탄도와 정밀도를 요구한다. 특히 실리콘의 순도는 효율성에 영향을 주는 주요 원인으로 금속의 오염은 실리콘 웨이퍼의 수명을 단축시켜 효율성을 떨어뜨린다. 표면에 흡착된 구리와 니켈은 Silicon 오염의 주요인 중 하나로 알려져 있다. 이 연구는 Silicon Wafer 표면에 흡착된 구리가 내부로 확산되는 메커니즘을 규명하는 것을 목표로 한다. 표면에 구리가 흡착된 상태는 AES 및 LEED로 관찰하였다. 표면에 흡착된 구리의 표면(수평)및 내부(수직)확산은 SIMS를 이용하여 연구하였다.

  • PDF

전처리 조건에 따른 구리박막 표면에서의 특성변화

  • No, Sang-Su;Choe, Eun-Hye;Samuel, T.K.;Yun, Jae-Sik;Jo, Yang-Rae;Na, Sa-Gyun;Lee, Yeon-Seung
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2012.02a
    • /
    • pp.260-260
    • /
    • 2012
  • 최근 IT산업의 급속한 발달로 모바일 제품과 반도체 및 IC 패키지 등의 전자제품의 소형화, 경량화 및 고성능화되어 가고 있다. 따라서 반도체 공정에서 단위소자의 고속화를 구현하기 위한 금속배선공정에 사용되는 금속재료가 최근에 최소 선폭을 갖는 디바이스에서는 구리를 배선 재료로 전환하고, 향후에는 모든 디바이스가 구리를 주요 배선재료로 사용할 것으로 예측되고 있다. 반도체 소자 공정 중 시료 표면 위에 형성되는 오염물은 파티클, 유기오염물, 금속 불순물 그리고 자연 산화막으로 나눌 수 있다. 구리 표면에 생성되는 부식생성물의 종류에는 CuO, $Cu_2O$, $Cu(OH)_2$, $CuCO_3{\cdot}Cu(OH)_2$와 같은 생성물들이 있다. 이러한 부식생성물이 구리박막 표면에 형성이 되면 성장된 구리박막의 특성을 저하시키게 된다. 이러한 다양한 오염물들을 제거하기 위해서 여러 가지 전처리 공정에 대한 연구가 보고되고 있다. 본 연구에서, 스퍼터 방식으로 구리를 증착한 웨이퍼 (Cu/Ti/Si) 를 대기 중에 노출시켜 자연 산화막을 성장시키고, 이 산화막과 대기로부터 흡착된 불순물을 제거하기 위해 계면 활성제인 TS-40A와 $NH_4OH$ 수용액을 사용하여 이들 수용액이 구리 표면층에 미치는 영향에 대해 조사 분석하였다. 사용된 TS-40A는 알칼리 탈지제로서 웨이퍼 표면의 유기물을 제거하는 역할을 하며, $NH_4OH$는 구리를 제거하는 부식액으로 산업현장에서 널리 사용되고 있다. 다양한 표면 전처리 조건에 따른 구리박막 표면의 형상 및 미시적 특성변화를 SEM과 AFM을 이용하여 관찰하였고, 표면의 화학구조 및 성분 변화를 관찰하기 위해 XPS를 측정하였으며, 전기적 특성변화를 관찰하기 위해 4-point prove를 사용하여 박막의 면저항을 측정하였다.

  • PDF

A study of fabricating catalyst free copper plating layer using electroless copper plating solution (무전해 구리 도금액을 이용한 무촉매 구리 도금층 형성에 관한 연구)

  • Heo, Jin-Yeong;Lee, Hong-Gi;Im, Yeong-Saeng
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2013.05a
    • /
    • pp.133-134
    • /
    • 2013
  • 본 연구는 비전도성 소재 상에 무전해 동도금(Electroless Copper)시 수행되는 씨앗층이나 촉매공정 없이 직접 구리 석출물을 얻는 방법 중 하나에 관한 연구이다. 실리콘 웨이퍼상에 확산방지를 위한 Ta 금속확산방지(Metal barrier)막층 형성 후 무전해 동도금에 침지 후 최소한의 전류를 인가한 결과 균일한 구리피막을 얻을 수 있었으며, 표면 및 단면 조직 분석결과 이를 확인할 수 있었다.

  • PDF

A study on copper thin film growth by chemical vapor deposition onto silicon substrates (실리콘 기판 위에 화학적 방법으로 증착된 구리 박막의 특성 연구)

  • 조남인;박동일;김창교;김용석
    • Journal of the Korean Crystal Growth and Crystal Technology
    • /
    • v.6 no.3
    • /
    • pp.318-326
    • /
    • 1996
  • This study is to investigate a chemical vapor deposition technique of copper film which is expected to be more useful as metallizations of microcircuit fabrication. An experimental equipment was designed and set-up for this study, and a Cu-precursor used that is a metal-organic compound, named (hfac)Cu(I)VTMS ; (hevaflouoroacetylacetonate trimethyvinylsilane copper). Base pressure of the experimental system is in $10^{-6}$ Torr, and the chamber pressure and the substrate temperature can be controlled in the system. Before the deposition of copper thin film, tungsten or titanium nitride film was deposited onto the silicon wafer. Helium has been used as carrier gas to control the deposition rate. As a result, deposition rate was measured as $1,800\;{\AA}/min$ at $220^{\circ}C$ which is higher than the results of previous studies, and the average surface roughness was measured as about $200\;{\AA}$. A deposition selectivity was observed between W or TiN and $SiO_{2}$ substrates below $250^{\circ}C$, and optimum results are observed at $180^{\circ}C$ of substrate temperature and 0.8 Torr of chamber pressure.

  • PDF

Real-time wafer thin-film thickness measurement system implementation with eddy current sensors. (와전류센서를 이용한 실시간 웨이퍼 박막두께측정 시스템 구현)

  • Kim, Nam-woo;Hur, Chang-Wu
    • Proceedings of the Korean Institute of Information and Commucation Sciences Conference
    • /
    • 2013.10a
    • /
    • pp.383-385
    • /
    • 2013
  • 반도체소자의 고속실현을 위해서 알루미늄배선에서 40% 가량 성능을 높이는 반면 제조비용은 30%까지 낮출 수 있는 구리를 선호하고 있으나, 식각이 잘 되지 않아 원하는 패턴으로 만들어 내기가 곤란한 공정기술의 어려움과 구리물질이 지닌 유독성문제를 가지고 있다. 기존의 식각기술로는 구리패턴을 얻을 수 없는 기술적 한계 때문에 화학.기계적 연마(CMP)를 이용한 평탄화와 연마를 통해서 구리배선을 얻는 다마스커스(Damascene)기술이 개발됐고 이를 이용한 구리배선기술이 현실적으로 가능하게 됐다. CMP를 이용한 평탄화 및 연마 공정에서 Wafer에 도포된 구리의 두께를 실시간으로 측정하여 정밀하게 제어할필요가 있는데, 본 논문에서는 와전류를 이용하여 옹고스트롬 단위의 두께를 실시간으로 측정하여 제어 하는 시스템구현에 대해 기술한다.

  • PDF

Analysis of Acoustic Emission Signal Sensitivity to Variations in Thin-film Material Properties During CMP Process (CMP 공정중 박막 종류에 따른 AE 신호 분석)

  • Park, Sun Joon;Lee, Hyun Seop;Jeong, Hae Do
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.38 no.8
    • /
    • pp.863-867
    • /
    • 2014
  • In this study, an acoustic emission (AE) sensor was used for measuring the abrasive and molecular-scale phenomena in chemical mechanical polishing (CMP). An AE sensor is a transducer that converts a mechanical wave into an electrical signal, and is capable of acquiring high-level frequencies from materials. Therefore, an AE sensor was installed in the CMP equipment and the signals were measured simultaneously during the polishing process. In this study, an AE monitoring system was developed for investigating the sensitivity of the AE signal to (a) the variations in the material properties of the pad, slurry, and wafer and (b) the change in conditions during the CMP process. This system was adapted to Oxide and Cu CMP processes. AE signal parameters including AE raw frequency, FFT, and amplitude were analyzed for understanding the abrasive and molecular-level phenomena in the CMP process. Finally, we verified that AE sensors with different bandwidths could function in complementary ways during CMP process monitoring.

High Speed Cu Pillar and Low Alpha Sn-Ag Solder Plating Solution for Wafer Bump (웨이퍼 범프 도금을 위한 고속용 구리 필러 및 저알파선 주석-은 솔더 도금액)

  • Kim, Dong-Hyeon;Lee, Seong-Jun;No, Gi-Ryong;Kim, Geon-Ho
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2015.05a
    • /
    • pp.31-31
    • /
    • 2015
  • 본 연구는, TAB(Tape Automated Bonding)접속이나 Flip Chip 접속에 의한 패캐징을 실현시키기 위해, 실리콘 웨이퍼 표면에 구리 필러 및 주석 합금을 전기 도금법으로 형성하는 전기 접점용 범프에 관한 것이다. 본 연구에서는, 균일 범프 두께, 범프 표면의 균일화, 범프 내의 보이드 발생 문제 해결, 균일한 합금 조성 및 도금 속도의 고속화를 위해, Cu 도금액 및 Sn-Ag 도금액의 첨가제에 의한 표면 형상의 제어를 중심으로 그 성능에 대해 보고한다.

  • PDF

Characteristics of the Ni/Cu Plating Electrode for Crystalline Silicon Solar Cell

  • Lee, Yeong-Min;Kim, Dae-Seong;Park, Jeong-Eun;Park, Jun-Seok;Lee, Min-Ji;Im, Dong-Geon
    • Proceedings of the Korean Vacuum Society Conference
    • /
    • 2016.02a
    • /
    • pp.414.1-414.1
    • /
    • 2016
  • 스크린 프린팅법을 이용한 태양전지의 전극은 주로 고가의 은을 사용하기에 태양전지의 저가화에 한계를 가지고 있다. 고효율 결정질 실리콘 태양전지의 원가절감의 문제 해결방안으로 박형 웨이퍼 연구개발이 많은 관심을 받고 있다. 본 연구에서는 은 전극을 대체 할 수 있는 니켈/구리 전극을 사용하였고, 박형 웨이퍼에서도 전극 공정이 가능한 도금법을 사용하여 전극을 형성 하였다. 니켈 전극형성은 광유도 도금법(Light-Induced Plating), 구리 전극형성은 광유도전해도금법(Light-Induced Electro Plating)을 이용하여 실험을 진행 하였다. 니켈 광유도 도금 공정시 공정시간 3 ~ 9분까지 가변하였다. 니켈실리사이드 형성 위해 열처리 공정을 $300{\sim}450^{\circ}C$까지 가변하였고 유지시간 30초 ~ 3분까지 가변하여 실험을 진행하였다. 니켈 도금 수용액의 pH 6 ~ 7.5까지 가변하여 실험하였다. 구리 광유도 전해도금 공정 전류밀도를 $1.6mA/cm^2{\sim}6.4mA/cm^2$까지 가변하여 실험을 진행 후, 전류밀도 $3.2mA/cm^2$로 시간 5 ~ 7분까지 가변하여 실험 하였다. 니켈 도금 공정 시간 5분, 니켈실리사이드 형성 열처리 온도 $350^{\circ}C$, 유지시간 1분에서 DIV(Dark I-V) 분석결과 가장 적은 누설전류를 확인하였다. 니켈 도금액 pH 6.5에서 니켈입자 및 구리입자의 균일성이 좋은 최적의 조건임을 확인하였다. 구리 도금 공정 전류밀도 $3.2mA/cm^2$, 시간 5분에서 TLM(Transmission Line Method) 측정결과 접촉 저항 $0.39{\Omega}$과 접촉 비저항 $12.3{\mu}{\Omega}{\cdot}cm^2$의 저항을 확인하였다. 도금법을 이용하여 전극을 형성함으로써 접촉저항 및 접촉 비저항이 낮고 전극 품질이 향상됨으로서 셀의 전류밀도 $42.49mA/cm^2$를 얻을 수 있었다.

  • PDF

Effects of Wafer Warpage on the Misalignment in Wafer Level Stacking Process (웨이퍼 레벨 적층 공정에서 웨이퍼 휘어짐이 정렬 오차에 미치는 영향)

  • Shin, Sowon;Park, Mansoek;Kim, Sarah Eunkyung;Kim, Sungdong
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.20 no.3
    • /
    • pp.71-74
    • /
    • 2013
  • In this study, the effects of wafer warpage on the misalignment during wafer stacking process were investigated. The wafer with $45{\mu}m$ bow height warpage was purposely fabricated by depositing Cu thin film on a silicon wafer and the bonding misalignment after bonding was observed to range from $6{\mu}m$ to $15{\mu}m$. This misalignment could be explained by a combination of $5{\mu}m$ radial expansion and $10{\mu}m$ linear slip. The wafer warpage seemed to be responsible for the slip-induced misalignment instead of radial expansion misalignment.

The Effects of Cu TSV on the Thermal Conduction in 3D Stacked IC (3차원 적층 집적회로에서 구리 TSV가 열전달에 미치는 영향)

  • Ma, Junsung;Kim, Sarah Eunkyung;Kim, Sungdong
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.21 no.3
    • /
    • pp.63-66
    • /
    • 2014
  • In this study, we investigated the effects of Cu TSV on the thermal management of 3D stacked IC. Combination of backside point-heating and IR microscopic measurement of the front-side temperature showed evolution of hot spots in thin Si wafers, implying 3D stacked IC is vulnerable to thermal interference between stacked layers. Cu TSV was found to be an effective heat path, resulting in larger high temperature area in TSV wafer than bare Si wafer, and could be used as an efficient thermal via in the thermal management of 3D stacked IC.