• 제목/요약/키워드: 공핍

검색결과 90건 처리시간 0.027초

절연박막에서 유전상수의 보상에 관한 연구 (Study on the Compensation of Dielectric Constant in Dielectric Materials)

  • 오데레사
    • 한국진공학회지
    • /
    • 제18권6호
    • /
    • pp.435-439
    • /
    • 2009
  • SiOC 박막의 유전상수가 낮아지는 원인에 대하여 굴절계수와 C-V 측정법을 이용하여 얻은 파라미터를 사용하여 연구되었다. SiOC 박막은 해리된 가스의 재결합을 통하여 이온결합에 의해서 형성된다. 전통적으로 유전상수는 굴절률의 제곱으로 얻을 수 있거나 혹은 금속/절연체/실리콘 구조에서 C-V 측정법을 이용하여 얻어진다. 유전상수는 이온과 전자 성분으로 이루어졌다. 그래서 이온과 전자성분을 포함한 SiOC 박막의 평균적인 유전상수에 대하여 조사되었다. 유전상수는 열처리 후 감소되었다. 증착한 박막은 대부분이 이온효과에 의하여 유전상수가 구성되는 경향성이 있으며, 반대로 열처리한 박막에서는 전자에 의한 효과가 컸다. 왜냐하면, 이온의 효과가 열처리에 의해 감소되기 때문이다. 결과적으로 열처리 공정을 통하여 SiOC 박막의 이온효과는 감소하고 전자의 효과는 증가된다는 것을 확인하였다.

자유 공간 광 연결 구도에 적합한 새로운 구조의 광 Thyristor (Novel Optical Thyristor for Free-Space Optical Interconnection)

  • 이정호;최영완
    • 전자공학회논문지D
    • /
    • 제36D권6호
    • /
    • pp.35-43
    • /
    • 1999
  • 본 논문에서는 자유 공간 광 연결 구도에 적합한 새로운 구조의 광 thyristor를 제안하고, 이 소자의 성능을 기존의 광 thyristor와 비교 평가하였다. 제안된 광 thyristor는 얇은 가운데 층들을 갖는 완전 공핍 광 thyristor로서 빠른 스위칭 속도와 향상된 광 반응성을 위하여 다중 양자 우물(multiple quantum wells)과 하부 거울층(bottom mirror)을 이용하였다. 기존 광 thyristor와의 성능 비교를 위한 모의실험은 전류 중심(current oriented) 연결 접합 모델(coupled junction model)과 박막층의 특성 행렬(thin film characteristic matrix), 그리고 van Roosbroeck-Shockley relation을 이용하였다. 모의 실험을 통하여 소자의 구성 물질, 두께, 불순물 농도등의 물리적 인자들이 같은 경우, 기존의 광 thyristor에 비하여 제안된 광 thyristor의 스위칭 에너지가 0.43 배 줄고, 발광 효율은 1.76 배 증가하며, 연동 동작(cascadable operation)시 bit-rate는 1.61 배 증가함을 알 수 있었다.

  • PDF

원차층증착법으로 제작된 TiO2/ZnO 이중층 중공 나노섬유의 가스 감응 특성 (Sensing Properties of TiO2/ZnO Double-Layer Hollow Fibers Synthesized by Atomic Layer Deposition)

  • 김재훈;박유정;김진영;김상섭
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2016년도 추계학술대회 논문집
    • /
    • pp.133-133
    • /
    • 2016
  • 화학저항식(Chemiresistive) 가스센서의 저항변화를 향상시키기 위해서는 센서 소재의 비표면적을 향상시키는 방향 및 전자천이를 증가시키는 방향으로 연구가 진행되어야 하며, 그 중 센서의 비표면적을 향상시키는 예로써 중공 나노섬유가 있을 수 있다. 본 연구에서는 비표면적의 향상뿐만 아니라 중공 나노섬유의 전자천이를 증가시켜 센서의 검출 성능을 더욱 향상시키기 위한 목적으로 $TiO_2/ZnO$ 이중층 중공 나노섬유를 제안하었다. 제안된 $TiO_2/ZnO$ 이중층 중공 나노섬유는 템플레이트 합성법을 통해 제작되었으며, 그 공정은 다음과 같다; 전기방사(Electrospinning) 공정을 통해 폴리머 나노섬유를 제작한 후 $TiO_2$ 층과 ZnO 층을 ALD(Atomic Layer Deposition) 공정을 통해 차례대로 증착시킨다. 그 후 후열처리 공정을 통해 코어 폴리머를 제거함으로써 $TiO_2/ZnO$ 이중층 중공 나노섬유를 얻을 수 있다. 이 때, ZnO 층의 두께는 각각 달리하여 제작되었으며, 최종적으로 이들에 대한 가스 센싱 특성 및 메커니즘에 대한 체계적인 조사를 진행하였다. 단층 중공나노섬유는 셀 층의 두께가 Debye length와 유사할 때 셀 층 표면이 완전공핍층이 형성되고, 그 보다 크게 되면 부분적인 공핍층이 형성되게 되어 감응도가 감소하게 된다. 그러나 이중층 중공 나노섬유의 경우 셀 층의 두께가 Debye length 보다 더 크게 되더라도 TiO2와 ZnO의 헤테로접합으로 인해 ZnO에서 TiO2로 전자의 이동을 야기시키게 되어 환원성 가스에 대한 감응도가 단층 ZnO 중공 나노섬유에 비해 향상되게 된다.

  • PDF

NDRD 방식의 강유전체-게이트 MFSFET소자의 특성 (Characteristics of Ferroelectric-Gate MFISFET Device Behaving to NDRO Configuration)

  • 이국표;강성준;윤영섭
    • 대한전자공학회논문지SD
    • /
    • 제40권1호
    • /
    • pp.1-10
    • /
    • 2003
  • 본 연구에서는 Metal-Ferroelecric-Semiconductor FET (MFSFET) 소자의 특성을 시뮬레이션 하였다. 시뮬레이션에서는 field-dependent polarization 모델과 square-law FET 모델이 도입되었다. MFSFET 시뮬레이전에서 C-V/sub G/ 곡선은 축적과 공핍 및 반전 영역을 확실하게 나타내었다. 게이트 전압에 따른 캐패시턴스, subthreshold 전류 그리고, 드레인 전류특성에서 강유전체 항전압이 0.5, 1V 일 때, 각각 1, 2V 의 memory window 를 나타내었다. 드레인 전류-드레인 전압 곡선은 증가영역과 포화영역으로 구성되었다. 드레인 전류-드레인 전압 곡선에서 두 부분의 문턱전압에 의해 나타난 포화드레인 전류차이는 게이트 전압이 0, 0.1, 0.2 그리고, 0.3V 일 때, 각각 1.5, 2.7, 4.0 그리고 5.7㎃ 이었다. 시간경과 후의 드레인 전류를 분석하였는데, PLZT(10/30/70) 박막은 10년 후에 약 18%의 포화 전류가 감소하여 우수한 신뢰성을 보였다. 본 모델은 MFSFET 소자의 동작을 예측하는데 중요한 역할을 할 것으로 판단된다.

10 nm 이하 저도핑 DGMOSFET의 SPICE용 DIBL 모델 (Drain Induced Barrier Lowering(DIBL) SPICE Model for Sub-10 nm Low Doped Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제21권8호
    • /
    • pp.1465-1470
    • /
    • 2017
  • 기존의 MOSFET에서는 반전층보다 항상 실리콘 두께가 크기 때문에 드레인유도 장벽감소가 실리콘 두께에 관계없이 산화막 두께 및 채널길이의 함수로 표현되었다. 그러나 10 nm 이하 저도핑 이중게이트 구조에서는 실리콘 두께 전체가 공핍층이 형성되기 때문에 기존의 SPICE 모델을 사용할 수 없게 되었다. 그러므로 이중게이트 MOSFET에 대한 새로운 SPICE 용 드레인유도 장벽감소 모델을 제시하고자 한다. 이를 분석하기 위하여 전위분포와 WKB 근사를 이용하여 열방사 및 터널링 전류를 구하였다. 결과적으로 드레인유도 장벽감소는 상하단 산화막 두께의 합 그리고 실리콘 두께의 2승에 비례하며 채널길이의 3승에 반비례한다는 것을 알 수 있었다. 특히 SPICE 파라미터인 정적 궤환계수가 1과 2사이에서 사용할 수 있어 합당한 파라미터로써 사용할 수 있었다.

Excimer laser annealing에 의한 결정화 및 High-k Gate-dielectric을 사용한 poly-Si TFT의 특성 (Electric characteristics of poly-Si TFT using High-k Gate-dielectric and excimer laser annealing)

  • 이우현;구현모;오순영;안창근;정종완;조원주
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2007년도 하계학술대회 논문집 Vol.8
    • /
    • pp.19-19
    • /
    • 2007
  • Excimer laser annealing (ELA) 방법을 이용하여 결정화하고 게이트 절연체로써 high-k 물질을 가지는 다결정 실리콘박막 트랜지스터의 전기적 특성을 평가하였다. 다결정 실리콘 박막 트랜지스터는 비결정질 실리콘 박막 트랜지스터 보다 높은 전계 효과 이동도와 운전 용이한 장점을 가진다. 기존의 결정화 방법으로는 다결정 실리콘 박막 트랜지스터의 높은 열 공급을 피할 수 없기 때문에, 매몰 산화막 위의 비결정질 박막은 저온에서 다결정 실리콘 결정화를 위해 KrF excimer laser (248nm)를 이용하여 가열 냉각 공정을 했다. 게다가 케이트 절연체로써 atomic layer deposition (ALD) 방법에 의해 저온에서 20 nm의 고 유전율을 가지는 $HfO_2$ 박막을 증착하였다. 알루미늄은 n-MOS 박막 트랜지스터의 게이트 전극으로 사용되었다. 금속 케이트 전극을 사용하여 게이트 공핍 효과와 관계되는 케이트 절연막 두께의 증가를 예방할 수 있고, 게이트 저항의 감소에 의해 소자 속도를 증가 시킬 수 있다. 추가적으로, 비결정질 실리콘 박막의 결정화 기술로써 사용된 ELA 방법은 SPC (solid phase crystallization) 방법과 SLS (sequential lateral solidification) 방법에 의해 비교되었다. 결과적으로, ELA 방법에 의해 결정화된 다결정 실리콘 박막의 결정도와 표면 거칠기는 SPC와 SLS 방법에 비해 개선되었다. 또한, 우리는 ELA 결정화 방법에 의한 다결정 실리콘 박막 트랜지스터로부터 우수한 소자 특성을 얻었다.

  • PDF

아산화질소 플라즈마 처리를 이용하여 형성한 실리콘 옥시나이트라이드 박막의 특성과 어플리케이션

  • 정성욱;이준신
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.142-142
    • /
    • 2010
  • 본 논문은 단결정 및 다결정 실리콘 기판 상에 아산화질소 플라즈마 처리를 통하여 형성한 초박형 실리콘 옥시나이트라이드 박막의 특성과 이의 어플리케이션에 관한 것이다. 초박형 절연막은 현재 다양한 전자소자의 제작과 특성 향상을 위하여 활용되고 있으나 일반적인 화학 기상 증착 방법으로는 균일도를 확보하기 어려운 문제점을 가지고 있다. 디스플레이의 구동소자로 활용되는 박막 트랜지스터의 특성 향상과 비휘발성 메모리 소자의 터널링 박막에 응용하기 위하여 초박형 실리콘 옥시나이트라이드 박막의 증착과 이의 특성을 분석하였고, 실제 어플리케이션에 적용하였다. 실리콘 산화막과 실리콘 계면상에 존재하는 질소는 터널링 전류와 결함 형성을 감소시키며, 벌크 내에 존재하는 질소는 단일 실리콘 산화막에 비해 더 두꺼운 박막을 커패시턴스의 감소없이 이용할 수 있는 장점이 있다. 아산화질소 플라즈마를 이용하여 활성화된 질소 및 산소 라디칼들이 실리콘 계면을 개질하여 초박형 실리콘 옥시나이트라이드 박막을 형성할 수 있다. 플라즈마 처리 시간과 RF power의 변화에 따라 형성된 실리콘 옥시나이트라이드 박막의 두께 및 광학적, 전기적 특성을 분석하였다. 아산화질소 플라즈마 처리 방법을 사용한 실리콘 옥시나이트라이드 박막을 시간과 박막 두께의 함수로 전환해보면 초기적으로 증착률이 높고 시간이 지남에 따라 두께 증가가 포화상태에 도달함을 확인할 수 있다. 아산화질소 플라즈마 처리 시간의 변화에 따라 형성된 박막의 전기적인 특성의 경우, 플라즈마 처리 시간이 짧은 실리콘 옥시나이트라이드 박막의 경우 전압의 변화에 따라 공핍영역에서의 기울기가 현저히 감소하며 이는 플라즈마에 의한 계면 손상으로 계면결합 전하량이 증가에 기인한 것으로 판단된다. 또한, 전류-전압 곡선을 활용하여 측정한 터널링 메카니즘은 2.3 nm 이하의 두께를 가진 실리콘 옥시나이트라이드 박막은 직접 터널링이 주도하며, 2.7 nm 이상의 두께를 가진 실리콘 옥시나이트라이드 박막은 F-N 터널링이 주도하고 있음을 확인할 수 있다. 결론적으로 실리콘 옥시나이트라이드 박막을 활용하여 전기적으로 안정한 박막트랜지스터를 제작할 수 있었으며, 2.5 nm 두께를 경계로 터널링 메커니즘이 변화하는 특성을 이용하여 전하 주입 및 기억 유지 특성이 효과적인 터널링 박막을 증착하였고, 이를 바탕으로 다결정 실리콘 비휘발성 메모리 소자를 제작하였다.

  • PDF

전기화학적증착법(ECD)을 사용해 형성한 성장 시간에 따른 Al-doped ZnO 나노결정체의 구조적 성질 및 광학적 성질

  • 추동훈;김기현;노영수;이대욱;김태환
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2013년도 제45회 하계 정기학술대회 초록집
    • /
    • pp.262.2-262.2
    • /
    • 2013
  • ZnO는 광학적 및 전기적 성질의 여러 가지 장점 때문에 메모리, 나노발전기, 트랜지스터, 태양전지, 광탐지기 및 레이저와 같은 전자소자 및 광소자로 여러 분야에서 다양하게 사용되고 있다. Al이 도핑된 ZnO 나노결정체를 전기화학적 증착법을 이용하여 형성하고, 형성시간의 변화에 따른 구조적 및 광학적 성질을 관찰했다. ITO로 코팅된 유리 기판에 전기화학증착법을 이용해 Al 도핑된 ZnO를 성장시켰다. Sputtering, pulsed laser vapor deposition, 화학기상증착, atomic layer epitaxy, 전자빔증발법 등으로 Al 도핑된 ZnO 나노구조를 형성할 수 있지만, 본 연구에서는 간단한 공정과정, 저온증착, 고속, 저가의 특성 등으로 경제적인 면에서 효율적인 전기화학증착법을 이용했다. 반복실험을 통하여 Al의 도핑 농도는 Zn와 Al의 비율이 98:2이 되도록, ITO 양극과 Pt 음극의 전위차가 -2.25 V가 되도록 실험조건을 고정했고, 성장시간을 각각 1분, 5분, 10분으로 변화하였다. 주사전자현미경 사진을 보면 Al 도핑된 ZnO는 성장 시간이 증가함에 따라 나노구조의 직경이 커지는 것을 알 수 있다. 광루미네센스 측정 결과는 산소 공핍의 증가로 보이는 500~600 nm대의 파장에서 나타난 피크의 위치가 에너지가 큰 쪽으로 증가했다. 위 결과로부터 성장 시간에 따른 Al 도핑된 ZnO의 구조적 및 광학적 특성변화를 관찰했고, 이 연구 결과는 Al 도핑된 ZnO 나노구조 기반 전자소자 및 광소자에 응용 가능성을 보여주고 있다.

  • PDF

개방관 가스 유입방식과 고체 열처리방식에 따른 InP 에피로의 Zn 확산 분포 변화

  • 김효진;김성민;김두근;김선훈;기현철;고항주;한명수;김회종;한승엽;박찬용
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.301-301
    • /
    • 2010
  • 2010년경 2.5G APD 시장은 3, 000억원 규모로 증가하는데 이는 FTTH 망의 확산에 힘입은 바 크다. 이와 같이 중요한 APD 소자는 현재 광통신 부품시장을 석권해 가고 있는 대만, 중국 업체들은 제조기술을 갖고 있지 않고 주로 미국-일본 기술에 의존하고 있기 때문에 Niche market으로 중요한 부품이라 할 수 있다. APD의 증폭은 높은 전기장에 의해 얻어지는데, 이 때문에 메사형 구조로는 신뢰성을 확보하기 어렵게 되고 따라서 평면형(Planar) 구조로 설계-제작하게 된다. APD 소자는 증폭층의 너비에 의해 APD의 이득-대역폭이 정해지므로 증폭층 폭을 정확하게 조절하는 것은 매우 중요하다. 증폭층의 폭은 에피 성장과 같은 높은 정밀성을 갖는 장비에 의해 조절하는 것이 아니라, Planar 구조의 특성상 Zn-확산에 의해 조절하게 된다. 대부분의 경우 Zn-확산은 Zn 또는 $Zn_3P_2$를 증착하여 drive-in 시키는 방법을 사용하는데, 이 경우 Zn가 interstitial site를 치고 들어감으로 인해 캐리어 농도가 $2{\times}10^{17}\;cm^{-3}$ 정도로 낮게 형성된다. 따라서 높은 인가 바이어스에서 p-side로 공핍층이 전개되기 때문에 증폭층의 폭을 조절하기가 매우 어렵다. 이 현상은 APD 제작에 있어서 수율과 관련이 깊다. 따라서 APD의 증폭층 폭을 tight하게 조절하기 위해서는 p-type 캐리어 농도를 높일 수 있는 gas-phase 확산 방식의 개발이 필요하다. 이 방식에는 Ampoule과 같은 closed tube 방식과 확산로와 같이 Gas를 지속적으로 흘려주면서 확산시키는 open-tube 방식이 있다. Ampoule 방식은 캐리어 농도 측면에서는 가장 좋은 방식이나, Ampoule의 size 및 온도 균일성 등으로 인해 생산성에 문제가 있다. 따라서 open-tube 방식의 확산기술개발은 매우 중요하다 할 수 있다. 본 연구에는 rapid thermal annealing (RTA) 방법에 의한 $Zn_3P_2$ 고체의 확산 방식과 DEZn MO source에 의한 Gas 확산 방식을 바탕으로 InP로의 확산된 Zn원자와 doping의 분포를 비교하였다. 실험결과, Gas 확산방식의 경우 Zn원자가 더욱 더 깊게 확산이 되었으며, 확산된 원자의 대부분이 도펀트로 작용함을 확인할 수 있었다.

  • PDF

3.3kV급 저저항 4H-SiC Semi-SJ MOSFET (3.3kV Low Resistance 4H-SiC Semi-SJ MOSFET)

  • 천진희;김광수
    • 전기전자학회논문지
    • /
    • 제23권3호
    • /
    • pp.832-838
    • /
    • 2019
  • 본 논문에서는 차세대 전력 반도체 소자인 4H-SiC MOSFET에 대해 연구하였다. 특히 3300V급에서 기존의 DMOSFET 구조보다 개선된 전기적 특성을 갖는 Semi-SuperJunction MOSFET 구조를 제안하였으며, TCAD 시뮬레이션을 통해 기존의 MOSFET과 전기적 특성을 비교 분석하였다. Semi-SJ MOSFET 구조는 부분적으로 SJ를 도입한 구조로, 2차원의 공핍 효과를 통해 전계 분포가 개선되며, 항복 전압이 증가한다. 항복 전압의 개선을 통해 얻은 이득으로, 높은 농도의 도핑이 가능하기 때문에 온 저항을 개선시킬 수 있다. 제안한 Semi-SJ MOSFET 구조는 DMOSFET보다 항복 전압이 8% 감소하지만, 온 저항이 80% 감소한다. 또한 DMOSFET 구조를 개선한 Current Spreading Layer(CSL)구조에 비해서도 온 저항이 44% 감소한다.