• 제목/요약/키워드: 고성능 신호처리기

검색결과 26건 처리시간 0.031초

비디오 처리를 위한 고성능 메모리 제어기의 FPGA 설계 (FPGA Design of High-Performance Memory Controller for Video Processing)

  • 노혁래;서영호;최현준;김동욱
    • 한국방송∙미디어공학회:학술대회논문집
    • /
    • 한국방송공학회 2010년도 하계학술대회
    • /
    • pp.411-414
    • /
    • 2010
  • 본 논문은 비디오 처리를 위한 고성능의 메모리 제어기를 설계하였다. 메모리 제어기는 arbiter에 의해 제어되며 이것은 메모리 억세스를 요구하는 모듈들의 요구 신호를 받아 데이터를 전송하는 역할을 해주게 된다. 구현된 메모리 제어기는 버스를 사용하기 위한 승인을 받기 위해서 마스터와 신호를 주고 받는 MAU블록, grant 신호를 디코딩하고 컨트롤 신호의 상태를 정의한 arbiter 블록, SDRAM의 ac parameter를 저장하고 bank의 준비 여부, read/write 가능 여부, precharge와 refresh의 가능 여부를 확인하여 system과 read/write가 준비되었다는 신호를 출력, SDRAM의 실질적인 입력신호를 생성하는 memory accelerator 블록, 생성된 입력신호를 저장하고 마스터에서 직접 write data를 입력 받는 memory I/F 블록으로 구성된다. 이 메모리 제어기는 174.28MHz의 주파수로 동작하였다. 본 설계는 VHDL을 이용하여 설계되었고, ALTERA의 Quartus II를 이용하여 합성하였다. 또한 ModelSim을 이용하여 설계된 회로를 검증하였다. 구현된 하드웨어는 StatixIII EP3SE80F1152C2 칩을 사용하였다.

  • PDF

고기동 위성에 탑재된 GPS 수신기의 궤도상의 성능 분석

  • 권기호;이상정
    • 천문학회보
    • /
    • 제37권2호
    • /
    • pp.169.2-169.2
    • /
    • 2012
  • 고기동 위성에 탑재된 GPS 수신기의 위성체의 기준 위치, 속도 및 시간의 정보를 제공한다. 특히 저궤도 관측위성은 빠른 동적 특성으로 인하여 GPS 위성 신호 획득 및 추적이 어려울 경우 연속적인 항행해를 제공하기 어려울 수 있다. 이를 위하여 위성 GPS 수신기는 지상용과 달리 넓은 대역폭의 신호 획득 및 추적이 가능한 RF수신단이 탑재되어 있으며 필터 기반의 궤도전파기가 탑재되어 있어 있다. 뿐만 아니라 GPS 수신기기의 상태 데이터 제공 및 고속 데이터 처리를 위하여 고성능 CPU가 탑재되어 있다. 특히 탑재된 궤도전파기는 고성능 필터 기반으로 설계되어 있으며 이를 이용하면 GPS 신호 추적이 되지 않은 상황에서도 비교적 정확하고 연속적인 항행해가 제공하게 된다. 본 논문에서는 저궤도 관측위성에 탑재된 GPS 수신기가 초기 위성운영에서 어떠한 절차에 의하여 동작이 되며 위성의 빠른 동적 특성에서 GPS 수신기의 가시성 및 추적 위성개수 분석 및 이를 바탕으로 위치 및 속도 정밀도가 어느 정도 되는지에 대한 성능 분석 결과를 정리 하였다. 본 논문 결과는 향후 고기동 위성의 GPS 수신기 및 관련 운영에 도움이 될 것으로 판단된다.

  • PDF

고속 입력 큐 스위치를 위한 고성능 라우팅엔진 (High Performance Routing Engine for an Advanced Input-Queued Switch Fabric)

  • Jeong, Gab-Joong;Lee, Bhum-Cheol
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2002년도 춘계종합학술대회
    • /
    • pp.264-267
    • /
    • 2002
  • 본 논문에서는 고속 입력 큐 스위치에서 발생하는 중재정보전달지연 현상을 수용하기 위한 고성능 라우팅엔진의 구조를 제안한다. 제안된 고성능 라우팅엔진은 2.5Gbps의 스위치 입출력 포트 속도에 대해 사용자 셀 데이터의 지연 없이 동작한다. 또한 입력버퍼와 중앙중재기 사이에서 발생하는 요청신호와 허가신호의 전송지연을 수용하는 구조로 설계되었다. 중재정보전송지연 현상의 처리 방법으로는 고속 쉬프터를 사용하여 많은 회로의 추가 없이 구현하였다. 라우팅엔진 내의 세부 블록의 파이프라인 처리를 통하여 저 가격 고성능의 입력 버퍼 설계를 실현하였다.

  • PDF

고성능 용량 형 지문센서 신호처리 회로 설계 (High Performance Circuit Design of a Capacitive Type Fingerprint Sensor Signal Processing)

  • 정승민;이문기
    • 대한전자공학회논문지SD
    • /
    • 제41권3호
    • /
    • pp.109-114
    • /
    • 2004
  • 본 논문에서는 반도체 방식의 직접 터치식 용량 형 지문인식센서의 신호처리를 위한 회로를 제안하였다. 센서로부터의 용량의 변화를 전압의 신호로 전환하기 위해서 전하분할 방식의 회로를 적용하였다. 지문센서 감도저하의 가장 큰 원인인 센서 플레이트에 존재하는 기생용량을 제거하고 융선과 계곡 사이의 전압차를 향상시키기 위하여 기존과는 다른 아날로그 버퍼회로를 설계 적용하였다. 센서 하부회로와의 isolation 대책을 통하여 ESD 및 노이즈방지를 위한 설계를 실시하였다. 제안된 신호 처리회로는 0.35마이크론 표준 CMOS 공정에 의해 레이아웃 되었다.

비트 레블 슈퍼 시스톨릭 정렬 어레이 구현 (Implementation of Bit-level Super-Systolic Array for Sorting)

  • 이재진;한강룡;김용규;송기용
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2003년도 하계학술대회 논문집
    • /
    • pp.280-283
    • /
    • 2003
  • 어레이 셀 내의 연산에 대한 고성능 처리는 시스톨릭 어레이의 중요한 특징이다. 본 논문에서는 시스톨릭 어레이 구조 내 셀이 또 다른 시스톨릭 어레이 구조를 가지는 슈퍼 시스톨릭 어레이 구조를 제안하고, 그 예로 비트 레블 슈퍼 시스톨릭 정렬기의 설계 및 구현에 대하여 기술한다. 먼저 정규순환방정식으로 표현된 정렬 알고리즘으로부터 워드 레블 1차원 평면 시스톨릭 어레이를 유도한 후 유도된 워드 레블 시스톨릭 어레이를 슈퍼 시스톨릭 어레이로 변환한다. 위의 과정으로 유도된 비트 레블 슈퍼 시스톨릭 정렬기를 RT수준에서 VHDL로 모델링 하여 동작을 검증하였으며, 검증된 비트 레블 슈퍼 시스톨릭 정렬기는 Hynix에서 제공되는 0.35$\mu\textrm{m}$ 셀 라이브러리와 FPGA V200E칩을 사용하여 합성 및 구현되었다.

  • PDF

OBP 탑재 위성 B-ISDN 중계망 다중 접속 방식 설계 및 평가 (Design and Performance Evaluation of OBP Satellite B-ISDN Transport Network Multiple Access Method)

  • 박석천;이광배
    • 정보처리학회논문지C
    • /
    • 제8C권2호
    • /
    • pp.198-206
    • /
    • 2001
  • · 21세기 도고 정보화 사회에서의 위성통신은 현존 위성 시스템에서 주로 제공하는 국가간 장 거리 전화, 방송 중계 서비스 등을 포함한 광범위한 대용량 디지털 멀티미디어 서비스 형태 의 트래픽을 처리하여 재분배하는 고성능, 다기능 정보통신으로 발전하고 있다. 이에 따라 전세계적으로 위성 수의 증가에 따른 위성궤도 부족과 주파수 자원의 고갈 등의 문제점을 야기시키게 되었다. 이를 해결하기 위해서는 기존의 단순 중계기의 역할뿐만 아니라, 위성탑 재 IF/RF 스위칭 기술, 기저대역 신호처리 기술, 다중 빔 안테나 기술 등을 포함한 OBP 탑 재 위성 시스템이 필요하게 된다. 따라서 본 논문에서는 기본적으로 멀티미디어 서비스를 제공하고 주파수 재사용 기법을 적용한 다중 스폿 빔을 송수신하는 차세대 OBP 탑재 위성 B-ISDN 중계망 접속 방식을 설계하고, 설계된 위성 B-ISDN 중계망 다중 접속 방식의 성 능을 평가하였다.

  • PDF

SDR(Software Defined Radio)시스템을 위한 디지털 IF수신기 구현 (An Implementation of Digital IF Receiver for SDR System)

  • 송형훈;강환민;김신원;조성호
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 제14회 신호처리 합동 학술대회 논문집
    • /
    • pp.951-954
    • /
    • 2001
  • 본 논문에서는 SDR (Software Defined Radio)시스템을 위한 디지털 IF (Intermediate Frequency)수신기를 구현하였다[1][2]. 구현된 수신기의 하드웨어 구조는 AD변환부, PDC(Programmable Down Converter)부, DSP (Digital Signal Processing)부분으로 이루어졌다. AD변환부는 Analog Devices사의 AD6644를 이용하여 아날로그 신호를14bit의 디지털 신호로 변환된다. PDC부분은 Intersil사의 HSP 50214B를 이용하여 14bit 샘플 된 IF(Intermediate Frequency)입력을 혼합기와 NCO(Numerically Controlled Oscillator)에 의해 기저대역으로 다운 시키는 역할을 한다. PDC는 CIC (Cascaded Integrator Comb)필터, Halfband 필터 그리고 프로그램할 수 있는 FIR필터로 구성되어 있다. 그리고 PDC부분을 제어하고 PDC부분에서 처리할 수 없는 캐리어, 심볼 트래킹을 위해 Texas Instrument사의 16비트의 고정소수점 DSP인 TMS320C5416과 Altera사의 FPGA를 사용하였다. 그러므로 중간주파수 대역과 기저대역 간의 신호변환을 디지털 신호처리를 수행함으로써 일반적인 아날로그 처리방식보다 고도의 유연성과 고성능 동작이 가능하고 시간과 환경 변화에 우수한 동작 특성을 제공한다.

  • PDF

소형 밀리미터파 레이더를 위한 고성능 신호처리기 개발 (A Development of the High-Performance Signal Processor for the Compact Millimeter Wave Radar)

  • 최진규;류한춘;박승욱;김지현;권준범
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권6호
    • /
    • pp.161-167
    • /
    • 2017
  • 최근 소형 레이더는 다양한 운용환경에서 대응하기 위하여 소형화와 저전력화를 추진한다. 또한 한번의 타격으로 표적의 시스템을 무능화시키기 위해 높은 거리해상도를 갖는 소형 밀리미터파 레이더 개발을 요구한다. 본 논문에서는 소형 밀리미터파 레이더에서 사용할 수 있는 신호처리기를 설계하고 구현하였다. 소형 밀리미터파 레이더를 위한 신호처리기는 소형화와 저전력화를 위해 디지털 IF(Intermediate Frequency) 수신기와 실시간 FFT 연산이 가능한 DFT(Discrete Fourier Transform) 모듈을 설계하였다. 또한 소형 밀리미터파 레이더의 수신 경로에서 발생할 수 있는 신호의 왜곡을 보정하기 위한 수단으로 FPGA(Field Programmable Gate Array)와 DAC(Digital Analog Converter)를 활용하여 시스템에서 사용하는 RF(Radio Frequency) 신호를 생성할 수 있도록 하였다. 마지막으로 성능시험을 통해 구현한 신호처리기를 검증하였다.

소형 밀리미터파 추적 레이더를 위한 광대역 신호처리 기술 연구 (Research on Broadband Signal Processing Techniques for the Small Millimeter Wave Tracking Radar)

  • 최진규;나경일;신영철;홍순일;박창현;김윤진;김홍락;주지한;김소수
    • 한국인터넷방송통신학회논문지
    • /
    • 제21권6호
    • /
    • pp.49-55
    • /
    • 2021
  • 최근 소형 추적 레이더는 다양한 환경에서 표적을 획득하고, 추적하여 한 번의 타격으로 표적의 시스템을 무능화 시킬 수 있는 높은 거리해상도를 갖는 소형 밀리미터파 추적 레이더 개발을 요구한다. 높은 거리해상도를 갖는 소형 밀리미터파 추적 레이더는 넓은 대역폭의 신호를 실시간으로 처리하고, 소형 추적 레이더의 성능 요구 조건을 충족할 수 있는 신호처리기의 구현이 필요하다. 본 논문에서는 소형 밀리미터파 추적 레이더의 신호처리기 역할과 기능을 수행할 수 있는 신호처리기를 설계하였다. 소형 밀리미터파 추적 레이더를 위한 신호처리기는 8채널에서 입력되는 OOOMHz의 중심주파수와 OOOMHz 대역폭의 신호를 실시간으로 처리하기를 요구한다. 신호처리기의 요구사항을 만족하기 위해 고성능 프로세서 및 ADC (Analog-to-digital converter) 적용과 FPGA (Field Programmable Gate Array)를 활용한 DDC (Digital Down Converter), FFT (Fast Fourier Transform) 등의 전처리 연산을 적용하여 신호처리기를 설계하였다. 마지막으로 소형 밀리미터파 추적 레이더를 위한 신호처리기의 성능시험을 통하여 구현한 신호처리기를 검증하였다.

위상 교정 디지털 필터를 이용한 고성능/고화질 이미지 축소기 시스템 개발 및 IC 구현 (System Development and IC Implementation of High-performance Image Downscaler using Phase-correction Digital Filters)

  • Lee, Y.;O. Moon;Lee, H.;Lee, B.;B. Kang;C. Hong
    • 융합신호처리학회 학술대회논문집
    • /
    • 한국신호처리시스템학회 2000년도 하계종합학술대회논문집
    • /
    • pp.265-268
    • /
    • 2000
  • In this paper, we propose an algorithm, an optimized architecture, and an implementation for an improved performance of image downscaler. The proposed downscaler uses two-dimensional digital filters for horizontal and vertical scalings, respectively. It also improves scaling precisions and decreases the loss of data, compared with the 1/32 scaler 〔1〕. In order to achieve the optimization, the digital filters are implemented by the multiplexer -adder type scheme 〔2〕. The scaler is designed by using the Verilog-HDL. It is synthesized into gates by using the Samsung 0.35 um STD90 TLM library.

  • PDF