• 제목/요약/키워드: 고리형 위상구조

검색결과 4건 처리시간 0.056초

계층적 깊이 영상의 고리형 맞물림을 이용한 비현실적 그림 생성 (Impossible Drawing Using a Loop of Layered Depth Images)

  • 이윤진;김준호
    • 한국콘텐츠학회논문지
    • /
    • 제9권7호
    • /
    • pp.102-109
    • /
    • 2009
  • 본 논문에서는 M.C. Escher의 작품들에서 볼 수 있는 비현실적 그림을 생성할 수 있는 알고리즘을 제안한다. 본 논문에서 초점을 맞추는 비현실적 그림 스타일은 물체의 높이값을 속임으로써, 관찰자의 시점에서 관찰하였을 때 오르막(혹은 내리막)이 현실적으로 불가능하게 고리형으로 맞물려 있는 비현실적 그림이다. 제안하는 알고리즘은 해당 그림이 물리적인 높이의 개념을 반영한 것이 아니라, 화가 자신이 고리형 경로에 임의로 높이가 증가하는 것처럼 보이는 방향을 설정하였다는 이론적인 분석에 기반하고 있다. 기본적인 아이디어는 계층적 깊이 영상을 이용하여 오르막 방향으로 전진할 때 실제 높이값은 증가하지 않지만, 계층적 깊이 영상의 계층값을 조작하여 인접한 물체들 간의 높낮이가 존재하는 것처럼 보이도록 하는 것이다. 본 논문에서는 사용자가 고리형 경로와 각 물체에 대한 계층값을 디자인할 수 있는 시스템을 제안하고 이를 통해 제작된 다양한 비현실적 그림을 보인다.

Sliding-DFT를 이용한 다채널 위상 측정 FPGA 시스템 (Multi-channel phase measurement system based on the recursive implementation of sliding DFT on FPGA)

  • 안병선;정선용;이재식;장태규
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 하계학술대회 논문집 D
    • /
    • pp.2678-2680
    • /
    • 2003
  • 본 논문에서는 sliding-DFT의 순환구현을 기반한 실시간 위상 측정 앨고리즘을 제시하였다. 종래의 순환형 SDFT 기반 위상 측정 기법은 단일 계수를 사용하기 때문에 계수 근사가 적용되는 하드웨어 구현시 심각한 오차 파급 특성을 나타낸다. 본 논문에서는 순환 구조이면서 회전 위상을 보정을 통해 N-point DFT의 N개의 모든 계수를 적용한 위상 측정 기법을 제시하였고, FPGA 등 하드웨어 구현에 있어서 계수의 유한 비트 근사에 따르는 성능 열화를 해석하였다. 제안한 위상측정 앨고리즘은 실시간 다채널 위상 측정이 가능하도록 FPGA에 구현하였고 동작을 확인하였다.

  • PDF

창업기반 지역혁신형 대학체계 구축 및 활성화 방안에 관한 연구

  • 김용태
    • 한국벤처창업학회:학술대회논문집
    • /
    • 한국벤처창업학회 2021년도 춘계학술대회
    • /
    • pp.75-78
    • /
    • 2021
  • 최근 대학을 둘러싼 외부 환경은 학령인구 감소로 인한 대학 입학자원 감소, 4차 산업혁명 도래에 따른 청년 일자리 감소 등의 급진적인 변화가 나타나고 있으며 이에 따라 내부 역량 강화 및 고도화, 대외 경쟁력 강화 및 사회적 역할 변화 등 체계적인 대응이 요구되고 있는 상황이다. 향후 학령인구 감소가 본격화될 것으로 예상되는 가운데 국내 대다수의 대학 특히 지방 대학의 경우 학령 인구 감소로 인해 나타날 다양한 변화에 대한 대책 마련이 절실히 요구되는 있다. 지방대학의 위상 약화로 지방대 졸업생의 취업의 질이 낮아지고, 우수 학생의 지방대학 기피로 이어지는 구조적 문제 발생하고 있으며, 이러한 지역 대학의 위기는 특정한 지역의 일부 대학만의 문제가 아닌 현재 우리 사회 전체가 직면하고 있는 구조적이고 복합적 원인에 기인하여 악순환의 고리를 형성하고 있다. 이에 본 연구에서는 지역 혁신을 위한 대학 역할 및 활성화 방안 도출 및 지역 혁신에 기여하는 대학의 국내외 우수사례 분석 지역을 중심으로 한 창업 생태계 현황 및 구성 체계, 창업선도대학, 캠퍼스 타운사업 등 대학을 중심으로 한 지역기반 창업 생태계 선도 모델 분석을 통해 지역사회와 상생하는 대학 중심 지역 창업생태계 구축을 위한 창업기반 지역 혁신형 대학 모델 발굴 및 제언하고자 한다.

  • PDF

컴퓨터 응용 부하들을 위한 전압 외란 검출 방법 (A Voltage Disturbance Detection Method for Computer Application Lods)

  • 이상훈;최재호
    • 전력전자학회논문지
    • /
    • 제5권6호
    • /
    • pp.584-591
    • /
    • 2000
  • 컴퓨터와 같은 민감한 부하를 전압강하나 정전과 같은 전원 장애로부터 보호하기 위하여 전력보상장치가 설­치되어 왔다. 전력보상장치의 경우 계통과의 연계를 위해 대부분 정지형 스위치를 이용하고 있으며, 이러한 정지형 스위치의 전환동작은 매우 중요한 부분을 차지하고 있다. 그간 전략보상장치의 구조나 제어에 관한 연구는 활발하게 진행되어 왔으나 전력보상장치의 운전을 시작하기 위한 전원 장애의 감지에 판한 연구는 매우 드문게 현실이다. 따라서 본 논문에서는 정지형 스위치 절환동작을 위해 CBEMNITIC 커브를 이용하여 컴퓨터 응용부하판 위한 새보운 전원 장애 검출 암고리즘을 제안한다. 제안된 검출 알고리즘은 동기 좌표계에서 직류 값으으 변환된 삼상 순시 전압값을 동작 기준값과 비교하는 방법을 사용하여 빠른 검출 시간을 가지도록 하였다. 그리고, 간단한 1차 디지텔 필터를 삽입하여 잡음에 강인하도록 선거하였다. 이러한 필터에 의해 나타나는 위상지연 및 이득감소를 각각 전달함수를 이용한 수식적인 해석과 오차의 정규화를 통해 보상하였다. 마지막으로 ACSL를 이용한 시뮬레이션파 실험을 통해 제안된 알고리즘의 타당성을 입증하였다.

  • PDF