• Title/Summary/Keyword: (5/3) 변환

Search Result 1,738, Processing Time 0.023 seconds

Design and Implementation of a hanja-Hangul Convertor for Generating Correct Hangul (바른 한글음 생성을 위한 한자.한글 변환기 설계 및 구현)

  • Gang, Hyeong-Il;Gang, Seung-Heon;Jang, Su-Min;Yu, Jae-Su
    • The Transactions of the Korea Information Processing Society
    • /
    • v.5 no.3
    • /
    • pp.583-591
    • /
    • 1998
  • 본 논문은 한자·한글 혼합 문서들을 정확한 우리말 문서로 자동 변환하는 한자·한글 변환기를 설계하고 구현한다. 구현된 한자·한글 변환기는 정보 검색 시스템에서 한자·한글 혼합 문서 검색시 사용자들이 한자에 해당하는 한글음을 파악하는데 걸리는 시간을 절약하고 쉽게 판독할 수 있도록 한다. 이를 위해 KS C 5601 표준코드를 기준으로 바르지 못한 한글음 생성의 원인을 조사하고 두 개 이상의 한글음을 갖는 한자들과 이형표기가 가능한 한자를 올바른 한글음으로 변환할 수 있는 한글단어 매핑사전을 구축한다.

  • PDF

유한요소법의 기본리론과 응용(II) -방향변환에 따르는 변환 매트릭스-

  • 김항욱
    • Journal of the KSME
    • /
    • v.17 no.1
    • /
    • pp.40-44
    • /
    • 1977
  • 먼저번에는(대한기계학회지 제16권 제4호 1976) 유한요소법의 중심부를 통하는 기본로선을 따라 가면서 기초 개념을 해설하였다. 이 해설에서 앞으로 취급될 사항은 다음과 같다. 1. 트러스 구조물의 정역학적 문제를 예제로 다루며 방향변환에 따르는 "변환매트릭스"해설 2. 기둥의 탄성 안정 문제를 예제로 다루며 비 선형 문제에서 등장하는 "추가 강성매트 릭스 (Incremental Stiffness Matrix)[N]의 해설 3. 1차원 문제에 있어서의 여러 가지 유한요소 해설 4. 2차원 문제에 있어서 평면형을 갖는 여러 가지 유한요소 해설 5. 2차원 문제에 있어서 곡면형을 갖는 여러 가지 유한요소 해설 6. 유한요소법의 발전 전망 7. 전자계산기 프로그래밍에 있어서의 여러문제 해설의 대상자는 공과대학 기계계열의 상급학년 학생 또는 고체역학 부문에 경력을 갖는 기술자 들로서 이 부문의 기본지식을 갖고 있는 자로 한다. 이번회에는 유한요소의 자유도 즉 미지상 수로 다루어지는 자변수의 좌표축이 바뀔 때 부수적으로 등장하는 변환 매트릭스에 대하여 해 설한다.트릭스에 대하여 해 설한다.

  • PDF

A Study on the Design and Fabrication of RF Receiver Module for IMT-2000 Handset (IMT-2000단말기용 RF 수신모듈 설계 및 제작에 관한 연구)

  • 이규복;송희석;박종철
    • Journal of the Microelectronics and Packaging Society
    • /
    • v.7 no.3
    • /
    • pp.19-25
    • /
    • 2000
  • In this paper, we describe RF receiver module for IMT-2000 handset with 5 MHz channel bandwidth. The fabricated RF receiver module consists of Low Noise Amplifier, RF SAW filter, Down-converter, If SAW filter, AGC and PLL Synthesizer. The NF and IIP3 of LNA is 0.8 dB, 3 dBm at 2.14 GHz, conversion gain of down-converter is 10 dB, dynamic range of AGC is 80 dB, and phase noise of PLL is -100 dBc at 100 kHz. The receiver sensitivity is -110 dBm, adjacent channel selectivity is 48 dBm.

  • PDF

Active-RC Channel Selection Filter with 40MHz Bandwidth and Improved Linearity (개선된 선형성을 가지는 R-2R 기반 5-MS/s 10-비트 디지털-아날로그 변환기)

  • Jeong, Dong-Gil;Park, Sang-Min;Hwang, Yu-Jeong;Jang, Young-Chan
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.19 no.1
    • /
    • pp.149-155
    • /
    • 2015
  • This paper proposes 5-MS/s 10-bit digital-to-analog converter(DAC) with the improved linearity. The proposed DAC consists of a 10-bit R-2R-based DAC, an output buffer using a differential voltage amplifier with rail-to-rail input range, and a band-gap reference circuit for the bias voltage. The linearity of the 10-bit R-2R DAC is improved as the resistor of 2R is implemented by including the turn-on resistance of an inverter for a switch. The output voltage range of the DAC is determined to be $2/3{\times}VDD$ from an rail-to-rail output voltage range of the R-2R DAC using a differential voltage amplifier in the output buffer. The proposed DAC is implemented using a 1-poly 8-metal 130nm CMOS process with 1.2-V supply. The measured dynamic performance of the implemented DAC are the ENOB of 9.4 bit, SNDR of 58 dB, and SFDR of 63 dBc. The measured DNL and INL are less than +/-0.35 LSB. The area and power consumption of DAC are $642.9{\times}366.6{\mu}m^2$ and 2.95 mW, respectively.

An Efficient Requantization Method for INTRA Frames in Heterogeneous Transcoding (이종의 영상부호화 표준간의 변환부호화에서 화면내 부호화를 위한 효율적인 재양자화 기법)

  • Seo, Kwang-Deok;Kim, Jae-Kyoon
    • Journal of IKEEE
    • /
    • v.5 no.2 s.9
    • /
    • pp.221-231
    • /
    • 2001
  • In this paper, we propose an efficient requantization method for INTRA frames in heterogeneous transcoding from MPEG-1 to MPEG-4 simple profile. The quantizer for MPEG-1 INTRA MB usually uses a quantization weighting matrix while the quantizer for MPEG-4 simple profile doesn't. As a result, the quantization step sizes of the two quantizers may not be the same even for the same quantization parameter. Due to this mismatch in the quantization step site, the transcoded MPEG-4 sequence suffers from serious quality degradation and the number of bits produced by transcoding increases from the original MPEG-1 video sequence. To solve these problems, we propose an efficient method to find a near-optimum reconstruction level in the transcoder. We also present a PDF (probability distribution function) estimation method for the original DCT coefficients of MPEG-1 video sequence, which is required for the proposed requantization. Experimental results show that the proposed method gives $0.3{\sim}0.6dB$ improvement in PSNR over the conventional method, even at the reduced bit-rate about $5{\sim}7%$ from the conventional method.

  • PDF

The Crytal-Phase Transition of $Y_xFe_{2-x}O_3(x=0.82)$ ($Y_xFe_{2-x}O_3(x=0.82)$의 결정상 변환)

  • Kim, Jeong-Gi;Kim, Yeong-Jin
    • Korean Journal of Materials Research
    • /
    • v.6 no.3
    • /
    • pp.305-308
    • /
    • 1996
  • YxFe2-xO3(x=0.82)의 결정상 변환을 상온에서의 x선회절과 온도구간 80-541K에서의 Mossbauer 분광 방법에 의해서 연구하였다. Xtjs 회절선은 시료가 orthorhombic 결정상과 garnet 결정상이 공존하고 있으며, 공존비는 실험오차 범위내에서 garnet 구조가 orthorhombic 구조보다 우세함을 보인다. 공존상중에서 garnet 구조의 자기상 변환온도는 536$\pm$5 K로 결정하였다. Debye 모형을 이용한 Mossbauer 스펙트럼의 recoil-free fration 분석결과는 garnet 결정상내의 d자리나 a자리에 vacancy의 존재 가능성을 시사한다. 부가적으로 시료가 포함하는 각 결정상의 Debye 특성온도를 결정하였다.

  • PDF

High volumes of data conversion based on Hadoop (Hadoop을 이용한 대용량 데이터 변환)

  • Lee, Kang Eun;Jeong, Min Jin;Jeong, Dabin;Kim, Sungsuk;Yang, Sun-Ok
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2019.05a
    • /
    • pp.72-74
    • /
    • 2019
  • Hadoop은 대용량 데이터의 분산 처리 응용을 지원하는 프레임워크이다. 이는 마스터 노드와 데이터 노드간에 Map-Reduce 과정을 거쳐 분산 처리를 지원한다. 이에 본 연구에서는 3D 프린팅을 위해 생성한 3D 모델을 프린터가 인식할 수 있는 G-code로 변환하는 작업을 Hadoop에서 수행하였다. 3D 모델은 대개 2차원 개체(페이셋)를 이용하여 표면을 표현하는데, 이 개체를 높이(Z 축)에 따라 슬라이싱한 후각 레이어별로 G-code를 생성하여야 한다. 우선 5대의 컴퓨터에 Hadoop 클러스터를 설치한 후, 대상 3D 모델에 다양한 속성값을 변경하면서 변환작업을 진행하여 Hadoop 프로그래밍의 장점을 확인할 수 있었다.

Thin Film Multijunction Thermal Converter for Low Input Voltage with Low Frequency (저주파수 및 저입력전압용 박막형 다중접합 열전변환기)

  • Hwang, Chan-Soon;Lee, Hyung-Ju;Kim, Jin-Sup;Lee, Jung-Hee;Park, Se-Il;Kwon, Sung-Won
    • Journal of Sensor Science and Technology
    • /
    • v.11 no.3
    • /
    • pp.145-154
    • /
    • 2002
  • NiCr-heaters with three different thicknesses ranging from 400 nm to 800 nm were fabricated and their characteristics were compared for the purpose of developing a chromel-alumel multijunction thermal converter for low input voltage with low frequency. The thermoelectric effect-induced AC-DC voltage transfer difference of the thermal converter with a built-in NiCr-heater of 400 nm-thickness was ${\pm}0.51{\sim}1.69\;ppm$ in the DC reversing frequency of $40\;Hz{\sim}10\;kHz$ with appling $0.5\;V_{rms}$ and the difference was increased to ${\pm}40{\sim}{\pm}115\;ppm$ in the frequency of $40\;Hz{\sim}1\;MHz$, when both thermoelectric effects and frequency effects were considered, showing the thermal converter would be suitable for the low input voltage application with low frequency.

New 5-axis Tool Path Generation Algorithm Using CL Surface Transformation (CL면 변환을 이용한 새로운 5축 가공경로 생성방법)

  • Kim Su-Jin;Yang Min-Yang
    • Transactions of the Korean Society of Mechanical Engineers A
    • /
    • v.30 no.7 s.250
    • /
    • pp.800-808
    • /
    • 2006
  • In this paper, the CL surface transformation approach that inversely deforms the 3-axis tool path generated on the deformed CL surface to a 5-axis tool path is introduced. The proposed CL surface transformation approach can be used if the orientation of the cutter is predefined. The CL surface based 3-axis tool path generation algorithms that have been improved well can be applied to the f-axis tool path generation.

A Design of 10 bit Current Output Type Digital-to-Analog Converter (10-비트 전류출력형 디지털-아날로그 변환기의 설계)

  • Gyoun Gi-Hyub;Kim Tae-Min;Shin Gun-Soon
    • Journal of the Korea Institute of Information and Communication Engineering
    • /
    • v.9 no.5
    • /
    • pp.1073-1081
    • /
    • 2005
  • This paper describes a 3.3 V 10 bit CMOS digital-to-analog converter with a divided architecture of a 7 MSB and a 3 LSB, which uses an optimal Thermal-to-Binary Decoding method. Most of Dfh converters with hiか speed current drive are an architecture choosing current switch cell, column, row decoding method but this decoding circuit is complicated, occupies a large chip area. For these problems, this paper describes a D/A converter using an optimal Thermal-to-Binary Decoding method. The designed D/A converter with an active chip area of $0.953\;mm^2$ is fabricated by using a 0.35um process. The simulation data shows that the rise/fall time, settling time, and INL/DNL are 1.92/2.1 ns, 12.71 ns, and a less than ${\pm}2.3/{\pm}58$ LSB, respectively. The power dissipation of the D/A converter with a single power supply of 3.3 V is about 224 mW.