• 제목/요약/키워드: (5/3) 변환

검색결과 1,738건 처리시간 0.024초

HTML5에서 직선의 기울기를 이용한 2D to 3D 입체 이미지 변환 (2D to 3D Anaglyph Image Conversion using Linear Curve in HTML5)

  • 박영수
    • 디지털융복합연구
    • /
    • 제12권12호
    • /
    • pp.521-528
    • /
    • 2014
  • 본 논문에서는 HTML5에서 직선의 기울기를 이용하여 2D 이미지를 3D 입체 이미지로 변환하는 방법을 제안한다. 3D 이미지 변환을 위한 어떠한 정보도 없이 단 하나의 원본 이미지를 좌안과 우안을 위해 RGB 색상을 필터링한다. 사용자는 깊이 값을 설정하기 위해 미리 만들어 놓은 제어 점을 선택한 후 깊이 값을 설정하는 작업을 수행한다. 이렇게 선택된 값들을 반영하여, 이미지 전체와 부분적인 원근감을 갖도록 사용자가 정의한 직선의 기울기를 이용하여 좌안과 우안을 위한 깊이를 부여한 후 Anaglyph 3D 이미지를 자동으로 생성하게 된다. 이 모든 과정이 HTML5를 사용한 웹 환경에서 구현하였기 때문에, 사용자들은 매우 쉽고 편리하게 자신들이 원하는 3D 이미지를 생성할 수 있게 된다.

HTML5에서 Quadratic & Cubic Bézier 곡선을 이용한 2D to 3D 입체 이미지 변환 (2D to 3D Anaglyph Image Conversion using Quadratic & Cubic Bézier Curve in HTML5)

  • 박영수
    • 디지털융복합연구
    • /
    • 제12권12호
    • /
    • pp.553-560
    • /
    • 2014
  • 본 논문에서는 HTML5에서 Quadratic & Cubic B$\acute{e}$zier 곡선을 이용하여 2D 이미지를 3D 입체 이미지로 변환하는 방법을 제안한다. 3D 입체 이미지 변환은 원본 이미지에서 RGB색상 값을 분리 추출하여 좌안과 우안을 위한 2개의 이미지로 필터링한다. 사용자는 Quadratic B$\acute{e}$zier 곡선과 Cubic B$\acute{e}$zier곡선을 이용한 제어 점을 통해 이미지의 깊이 값을 설정하게 된다. 이 제어 점을 기반으로 2D 이미지의 깊이 값을 계산하여 3D이미지에 반영하게 된다. 이 모든 과정은 HTML5를 사용한 웹 환경에서 구현하였으며, 사용자들은 매우 쉽고 편리하게 자신들이 원하는 3D 이미지를 만들 수 있게 하였다.

시분할 구조와 디지털 에러 보상을 사용한 10비트 1MHz 사이클릭 아날로그-디지털 변환기 (A 10-bit 1-MHz Cyclic A/D Converter with Time Interleaving Architecture and Digital Error Correction)

  • 성준제;김수환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1998년도 추계종합학술대회 논문집
    • /
    • pp.715-718
    • /
    • 1998
  • 본 논문에서는 시분할 구조와 1.5bit 디지털 에러보상을 사용하여 작은 면적을 갖는 저 전압, 저전력 10bit 1㎒ 사이클릭 A/D 변환기를 제안하였다. 제안된 사이클릭 A/D 변환기는 시분할 구조를 사용함으로서 변환속도의 향상과 저 전력 특성을 가질 수 있었으며 1.5bit 디지털 에러 보상을 사용함으로서 10bit의 고해상도와 저 전력 특성을 구현할 수 있었다. 제안된 사이클릭 A/D 변환기는 0.6㎛ CMOS Nwell 공정 parameter로 simulation 하였으며 layout 결과 칩면적은 1.1㎜×0.8㎜ 이며 이는 비슷한 성능을 갖는 다른 A/D 변환기에 비하여 매우 작은 크기이다. 제안된 사이클릭 A/D 변환기는 3V의 전원전압에 1.6㎽의 전력소모를 갖는다. Matlab simulation 결과 INL, DNL은 각각 0.6LSB, 0.7LSB 이하의 값을 보였다.

  • PDF

Ka-band에서의 구형 도파관-마이크로스트립 변환구조의 설계 및 제작에 관한 연구 (Design and fabrication of rectangular waveguide-to-microstrip transition at Ka-band)

  • 정진호;권영우;장영춘;천창율
    • 한국통신학회논문지
    • /
    • 제23권7호
    • /
    • pp.1770-1776
    • /
    • 1998
  • 밀리미터파 대역에서 동축선로-마이크로스트립 변환구조가 지니는 여러 가지 문제점을 극복하기 위해서 antipodal finline을 이용하는 구형 도파관-마이크로스트립 변환구조를 설계, 제작하였다. 반복 실험을 통한 실험적 최적화 및 수치해석을 통한 해석적 최적화 과정을 통해 작은 삽입손실 갖는 변환구조를 설계하였다. 실험적, 해석적으로 최적화된 변환구조는 Ka-band(26.5 - 400Hz)에서 변환구조당 0.3 -0.4 dB의 작은 삽입손실을 나타냈다. Finline 변환 구조를 사용하는 경우, 중요 설계변수가 기판상에 있으므로 재현성이 뛰어나며 정밀한 금속가공이 필요치 않아 동 축선로-마이크로스트립 변환구조의 문제점을 극복할 수 있었다. 또한, 기존의 임피던스 변환기를 개선시키기 위해 새롭게 지수함수 유전체 임피던스 변환기를 시도하였으며 이를 통하여 0.54dB 정도의 삽입손실을 개선시켰다.

  • PDF

12비트 CMOS 전류 셀 매트릭스 D/A 변환기 설계 (Design of a 12 Bit CMOS Current Cell Matrix D/A Converter)

  • 류기홍;윤광섭
    • 전자공학회논문지C
    • /
    • 제36C권8호
    • /
    • pp.10-21
    • /
    • 1999
  • 본 논문에서는 12비트의 해상도와 65MHz의 변환속도를 가지면서 단일 3.3V의 공급전압으로 동작하는 전류 셀 매트릭스 구조의 CMOS D/A 변환기를 제안하였다. 설계된 CMOS D/A 변환기는 우수한 단조증가성과 빠른 정착시간을 가지는 전류 셀 매트릭스 구조의 장점을 이용하면서 기존의 D/A 변환기의 전류셀 간의 문턱전압의 부정합과 접지선의 전압 강하에 의한 오차를 감소시키기 위해 트리 구조 바이어스 회로, 대칭적 접지선 연결, 캐스코드 전류 스위치를 사용하여 구현되었다. 설계된 전류 셀 매트릭스 12비트 D/A 변환기를 $0.6{\mu}m$ CMOS n-well 공정을 이용하여 제작하였다. 제작된 DAC칩을 +3.3V 단일 공급전원을 이용하여 측정한 결과, 정착시간이 20nsec로써 50MHz의 변환속도와 35.6mW의 전력소모를 나타내었다. 또한 측정된 SNR, DNL은 각각 55 dB, ${\pm}0.5LSB$,${\pm}2LSB$를 나타내었다.

  • PDF

Cascode 결합 마이크로파 자기발진 믹서의 최적변환이득을 위한 바이어스 조건 분석 (Analysis of Optimum Bias for Maximun Conversion Gain of Cascode Coupled Microwave Self-Oscillating-Mixer)

  • 이성주;이영철
    • 한국정보통신학회논문지
    • /
    • 제7권3호
    • /
    • pp.492-498
    • /
    • 2003
  • 본 논문은 캐스코드결합에 의한 마이크로파 자기발진믹서를 설계하기 위하여 믹서가 최적 변환이득을 나타내는 바이어스 조건에 대해 분석하였다. 마이크로파 자기발진믹서는 두 개의 GaAs MESFET를 케스코드 결합시켰으며 상위 MESFET는 비교적 높은 Q값을 가지는 유전체공진기에 의해서 발진기로 동작시키고 아래쪽 FET는 저잡음 특성과 최적의 변환이득을 나타내는 믹서로서 동작시켰다. 분석결과 드레인 전압은 $V_{ds}=2.5V$이고 게이트바이어스 전압은 $V_{gs1}=-0.2V와 \;V_{g2}=0V$로 선정하였을 때 설계된 5.15Ghz의 발진기 출력은 5.92dBm, 위상잡음은 -132.0dBc@100KHz, 믹서의 변환손실은 약 -3dB를 나타내어 이론에 의한 자기발진믹서를 설계할 수 있음을 보였다.

데이터 증강을 이용한 혀 영역 분할 성능 개선 (Enhancement of Tongue Segmentation by Using Data Augmentation)

  • 진홍;정성태
    • 한국정보전자통신기술학회논문지
    • /
    • 제13권5호
    • /
    • pp.313-322
    • /
    • 2020
  • 많은 양의 데이터는 딥 러닝 모델의 견고성을 향상시키고 과적합 문제를 방지할 수 있게 해준다. 자동 혀 분할에서, 혀 영상 데이터 세트를 실제로 수집하고 라벨링하는 데에는 많은 어려움이 수반되므로 많은 양의 혀 영상 데이터를 사용하기 쉽지 않다. 데이터 증강은 새로운 데이터를 수집하지 않고 레이블 보존 변환을 사용하여 학습 데이터 세트를 확장하고 학습 데이터의 다양성을 증가시킬 수 있다. 이 논문에서는 이미지 자르기, 회전, 뒤집기, 색상 변환과 같은 7 가지 데이터 증강 방법을 사용하여 확장된 혀 영상 학습 데이터 세트를 생성하였다. 데이터 증강 방법의 성능을 확인하기 위하여 InceptionV3, EfficientNet, ResNet, DenseNet 등과 같은 전이 학습 모델을 사용하였다. 실험 결과 데이터 증강 방법을 적용함으로써 혀 분할의 정확도를 5~20% 향상시켰으며 기하학적 변환이 색상 변환보다 더 많은 성능 향상을 가져올 수 있음을 보여주었다. 또한 기하학적 변환 및 색상 변환을 임의로 선형 조합한 방법이 다른 데이터 증강 방법보다 우수한 분할 성능을 제공하여 InveptionV3 모델을 사용한 경우에 94.98 %의 정확도를 보였다.

고주파 에너지에 의한 가변블럭 변환 부호화법 (A variable block-size transform coding by high-frequency energy)

  • 곽내정;이승희;송영준;안재형
    • 한국통신학회논문지
    • /
    • 제21권5호
    • /
    • pp.1089-1095
    • /
    • 1996
  • 가변블록 변환부호화는 변환부호화에 적용되는 블럭의 크기를 다르게 하여 코딩의 효율을 좋게 한다. 변환블록의 크기는 블럭의 활성도에 따라 적응된다. 즉, 블럭의 활성도가 크면 블럭의 크기는 작아지고, 반대로 활성도가 작으면 블럭의 크기가 커진다. 본 논문에서는 블럭의 활성도로서 분산값 대신에 변환계수의 고주파 에너지를 이용하였다. 컴퓨터 시뮬레이션 결과, 제안한 방법이 분산값을 이용한 방법보다는 약 1~5dB, MAD를 이용한 방법보다는 약 0.5~3dB정도의 성능개선을 보여주었다.

  • PDF

반도체 광증폭기의 상호 이득 변조를 이용한 2.5 Gbps 다채널 가변형 파장변환기 (Development of 2.5 Gbps Multi-Channel Tunable Wavelength Converter Based on Cross Gain Modulation in Semiconductor Optical Amplifier)

  • 손정민;이상선
    • 한국광학회지
    • /
    • 제16권4호
    • /
    • pp.392-396
    • /
    • 2005
  • 본 논문에서는 파장 분할 다중화 방식 광통신에의 적용을 목적으로 하는 다채널 가변형 파장 변환기(Wavelnength Convertor)를 구성하여 이의 성능을 분석하였다. 파장 변환기는 반도체 광증폭기(SOA : Semiconductor Optical Amplifier)의 상호 이득 변조(XGM : Cross Gain Modulation) 특성을 이용한 파장 변환 방식이 이용되었다. 2.5 Gbps 광통신 기반 100 CHz의 채널 간격을 갖는 다채널 신호들에 대한 파장 변환 성능을 측정, 분석하였다. 본 파장 변환기의 상호 이득 변조 성능을 측정한 결과, 소광비(Extinction Ratio)와 비트 오류율(BER : Bit Error Rate) 등의 검증에서 2.5 Gbps 기반의 파장 분할 다중화 방식 광통신에 사용하기에 충분한 성능을 보였으며, 이를 통해 최근 개발된 상호 위상 변조 방식(XPM Cross Phase Modulation)의 다채널 파장 변환기와 비교해 상대적으로 간단한 구조를 가지고 제작 및 변조 효율에 우위를 보이는 파장 변환기로서 대체될 수 있음을 밝힌다.

GaAs pHEMT를 이용한 직-병렬변환기 설계 (Design of a Serial-to-Parallel Converter Using GaAs pHEMT)

  • 이창대;이동현;염경환
    • 한국전자파학회논문지
    • /
    • 제29권3호
    • /
    • pp.171-183
    • /
    • 2018
  • 본 논문에서는 $0.25{\mu}m$ GaAs pHEMT 공정을 이용하여 직-병렬변환기(Serial to Parallel Converter: SPC)의 설계 및 제작을 보였다. 직-병렬변환기는 코아-칩에 사용되는 4개의 위상천이기를 제어하기 위하여 4-bit로 구성하였다. SPC는 외부로부터 받은 직렬데이터 신호를 SPC 내부의 레지스터에 저장하고, 저장된 데이터를 병렬데이터로 변환 출력한다. 변환 출력된 각각의 데이터는 4개의 위상천이기를 제어할 수 있다. 제작된 SPC의 크기는 $1,200{\times}480{\mu}m^2$이며, 5 V 및 -3 V의 두 개 DC 전원을 사용한다. 각 DC 전원의 소모전류는 5 V는 7.1 mA, -3 V는 2.1 mA이다.