그림 1. 디지털 송수신모듈 기능블록도 Fig. 1. The block diagram of the digital TR-module.
그림 2. 형상 및 내부 회로 배치도 Fig. 2. The shape of the digital TR-module.
그림 3. 송신경로 버짓(전체송신출력) Fig. 3. The transmit budget of the digital TR-module.
그림 4. 수신경로 버짓(전체이득, 잡음지수) Fig. 4. The receiving budget of the digital TR-module.
그림 5. 구성품 제작 조립형상 Fig. 5. The shape of the RF circuit.
그림 6. 디지털변환회로 제작 형상 Fig. 6. The shape of the digital circuit.
그림 7. 디지털변환회로 기능블록도 Fig. 7. The block diagram of the digital circuit.
그림 8. 디지털변환회로 루프백 시험 결과 Fig. 8. The loopback test results of the digital circuit.
그림 9. 전원공급기 기능블록도 Fig. 9. The block diagram of the power circuit.
그림 10. 전원공급기 제작 형상 Fig. 10. The shape of the power circuit.
그림 11. 디지털 송수신모듈 전체 조립형상 Fig. 11. The complete inner shape of the TR-module.
그림 12. 시험구성 및 측정 장면 Fig. 12. The test setting and measurement sight.
그림 13. CH1 중심주파수 송신출력 측정 파형 Fig. 13. The transmit output power measurement graph of TX CH1.
그림 14. 100° 위상변위 측정 결과 Fig. 14. The measurement result of the transmit phase shift of 100°.
그림 15. 송수신 루프백 측정 파형 결과 Fig. 15. The transmit-receiving loopback test results of the digital TR-module.
표 1. RF 회로 측정 결과 Table 1. The test results of the RF circuit.
표 2. 전원공급기 측정 결과 Table 2. The test results of the power circuit.
표 3. 송신출력레벨 측정결과 Table 3. The test results of the transmit output power.
표 4. 송신위상변위 측정결과 Table 4. The test results of the transmit phase shift.
표 5. 디지털 송수신모듈 측정 결과 Table 5. The test results of the L band digital T/R module.
참고문헌
- S. H. Talisa, K. W. O'Haver, T. M. Comberiate, M. D. Sharp, and O. F. Somerlock, "Benefits of digital phased array radars," in Proceedings of the IEEE, Mar. 2016, vol. 104, no. 3, pp. 530-543. https://doi.org/10.1109/JPROC.2016.2515842
- H. Steyskal, "Digital beamforming: An emerging technology," in MILCOM 88, 21st Century Military Communications - What's Possible?. in Conference Record. Military Communications Conference, San Diego, CA, Oct. 1988, vol. 2, pp. 399-403.
- D. Thompson, R. Kelley, M. Yeary, and J. Meier, "Direct digital synthesizer architecture in multichannel, dualpolarization weather radar transceiver modules," in 2011 IEEE RadarCon(RADAR), Kansas City, MO, May 2011, pp. 859-864.
- W. Chappell, C. Fulton, "Digital array radar panel development," in 2010 IEEE International Symposium on Phased Array Systems and Technology, Waltham, MA, May 2010, pp. 50-60.
- D. Thomas, "Efficient, unified architecture for modern multi-channel digital radar processing," in 2016 IEEE Radar Conference(RadarConf), Philadelphia, PA, May 2016, pp. 1-6.
- Z. Duan, W. Lv, B. Wu, Q. Ma, and F. Lin, "An S-band CMOS transceiver front-end for digital array radars," in 2017 IEEE Asia Pacific Microwave Conference, Kuala Lumpur, Nov. 2017, pp. 1219-1222.
- S. Mazumder, D. Upton, and S. Kunasani, "Elementlevel reconfigurable direct-sample receive module for digital radar," in 2013 IEEE International Symposium on Phased Array Systems and Technology, Oct. 2013, pp. 456-459.