논문 2015-52-8-7

# MONOS 플래시 메모리의 Nitride 트랩 분석

# (Analysis of Nitride traps in MONOS Flash Memory)

양 승 동\*, 윤 호 진\*, 김 유 미\*, 김 진 섭\*, 엄 기 윤\*, 채 성 원\*, 이 희 덕\*, 이 가 원\*\*

(Seung-Dong Yang, Ho-Jin Yun, Yu-mi Kim, Jin-Seob Kim, Ki-Yun Eom,

Seong-Won Chea, Hi-Deok Lee, and Ga-Won Lee<sup>(c)</sup>)

#### 요 약

본 연구에서는 MONOS 플래시 메모리의 blocking oxide/trapping nitride, trapping nitride/tunneling oxide 계면 트랩을 구 하기 위해 C-V 방법을 도입하였고, stoichiometric 조건을 만족하는 nitride와 silicon rich nitride를 trapping layer로 갖는 MONOS capacitor를 제작하여 각각의 interface trap 특성을 비교분석하였다. 보고에 따르면 silicon rich nitride 는 stoichiometric nitride에 비해 다수의 shallow trap 이 존재한다고 보고되고 있는데, 본 연구를 통해 이의 정량화가 가능함을 보였다.

#### Abstract

This paper discusses the capacitance-voltage method in Metal-Oxide-Nitride-Oxide-Silicon (MONOS) devices to analyzed the characteristics of the top oxide/nitride, nitride/bottom oxide interface trap distribution. In the CV method, nitride trap density can be calculated based on the program characteristics of the nitride thickness variations. By applying this method, silicon rich nitride device found to have a larger trap density than stoichiometric nitride device. This result is consistent with previous studies. If this comparison analysis can be expected to result in improved reliability of the SONOS flash memory.

Keywords: Nitride/Oxide interface trap, MONOS Flash memory, C-V method, silicon rich nitride

## I.서 론

| Metal-Oxide-Nitride-Oxid    | de-Silicon (MONOS) 혹은 |
|-----------------------------|-----------------------|
| Silicon-Oxide-Nitride-Oxide | e-Silicon (SONOS) 플래시 |
| 메모리는 저 전력 동작과 소             | 자 축소의 용이성 및 종래        |
| 의 CMOS 공정과 호환이              | 가능하다는 특징 등으로          |

<sup>\*</sup> 학생회원, \*\* 정회원, 충남대학교 전자공학과 (Department of Electronics Engineering, Chungnam National University)

floating gate (FG) 메모리를 대체할 수 있는 구조로 연구되어 왔다<sup>[1]</sup>. 특히 최근 지속적인 소자 축소에 따른 제조 원가 상승을 피하면서도 저장 용량을 증가시키기 위한 방법으로 TCAT(Terabit Cell Array Transistor) 이나 BiCS(Bit Cost Scalable) 구조와 같은 3차원 플래 시 메모리 소자가 도입되고 MONOS/ SONOS 구조가 적용되면서 더욱 관심이 주목되고 있다<sup>[2]</sup>. MONOS 소 자의 경우 FG와는 달리 절연체인 nitride에 전하를 트 랩 함으로써 데이터를 저장하게 되므로 프로그램/소거, retention 과 같은 메모리 성능이 nitirde에 존재하는 트 랩의 특성에 따라 좌우될 수밖에 없다. Nitride layer에 존재하는 트랩의 특성 규명과 관련해서는 retention 결 과로부터 에너지 분포를 추출하는 연구가 많이 보고되

<sup>©</sup> Corresponding Author(E-mail: gawon@cnu.ac.kr)

<sup>※</sup> 이 논문은 2015년도 정부(미래창조과학부)의 재원으 로 한국연구재단-나노소재기술개발사업 및 IDEC의 지원으로 수행된 연구임

Received ; March 19, 2015 Revised ; May 19, 2015 Accepted ; August 3, 2015

어 왔다<sup>[3]</sup>. 하지만 이 방법은 프로그램 후 retention 모 드에서 시간에 따른 문턱 전압 변화를 통해 추출하기 때문에 ONO층에 존재하는 모든 트랩의 정보가 포함되 어 추출된다. 즉 nitride와 bottom oxide (tunneling oxide) 혹은 nitride와 top oxide (blocking oxide) 계면 에 존재하는 트랩의 특성에 대해서는 알기 어렵다. 하 지만 nitride와 oxide 계면 트랩은 retention 뿐만이 아 니라 소자 신뢰성에도 크게 영향을 끼칠 수 있기 때문 에 연구가 매우 필요한 상황이다. 특히 앞 서 언급한 3 차원 소자의 경우 기존의 FG 공정과는 전혀 다른 조건 으로 소자가 제작되고 있어서 공정 조건에 따른 계면 트랩 분석의 중요성은 더욱 크다고 볼 수 있다. 이에 본 연구에서는 nitride의 조성비를 조정하여 MONOS 소자 를 제작하였고, C-V 분석 방법을 적용하여 공정 조건 에 따른 nitride와 oxide 계면 트랩 밀도를 추출하였다. 공정에 따른 계면 트랩 밀도의 정량 비교가 가능할 경 우 향 후 소작 성능 향상에 필요한 공정 조건 최적화에 기여할 수 있을 것으로 기대된다.

#### 표.실 험

MONOS capacitor 제작을 위하여 저항이 10-20 Ω cm인 p-type(100) 실리콘 웨이퍼 위에 thermal oxidation을 통해 7nm의 tunnel oxide를 형성한 뒤 LPCVD를 통해 Nitride와 blocking oxide를 중착하였다. Blocking oxide의 두께는 8nm로 고정시키고, trapping layer인 nitride는 4/7/10nm로 두께를 달리 하면서 증착 하였다. 특히 trapping layer인 nitride의 경우 공정 조건 에 따른 계면 트랩 특성 변화 양상을 분석하기 위해 공



그림 1. Nitride 두께 변화 및 TEM 사진

Fig. 1. Varying thickness of the nitride layers & TEM image.

정 조건을 standard와 silicon rich 조건으로 나누어 진 행하였다. 구체적인 조건은 standard의 경우 증착온도, Operating pressure, flow rate이 각각 770oC, 200mTorr, SiH2Cl2:NH3=40:240 sccm이고, silicon rich 는 825oC, 150mTorr, SiH2Cl2:NH3=170:70 sccm 이다. 이후 Ti metal 증착과 patterning으로 capacitor 제작을 완료하였다.

#### Ⅲ. 결과 및 토의

그림 2는 제작된 MONOS capacitors 의 두께별 C-V 측정 결과이다. 증착 두께가 두꺼울수록 실제 절연막의 두께를 예측할 수 있는 accumulation mode의 capacitance 값이 작아짐을 확인할 수 있다. 그림 3은 gate 전압에 따른 각 소자의 프로그램 특성을 측정한 것으로 standard의 경우 최대  $\Delta V_{FB}$ 가 4.2 V, silicon rich nitride의 경우 4.8 V로 정상적으로 동작이 가능하 며 공정에 따른 차이를 나타냄을 보인다. 그림 4는 breakdown voltage (BV) 특성 측정 결과로 standard nitride에 비해 silicon rich nitride의 BV 특성이 좋지









그림 4. 제작된 MONOS 캐패시터의 I-V 특성 Fig. 4. I-V curve of the fabricated MONOS capacitor.



그림 5. MONOS 구조의 세 가지 트랩 사이트[3] Fig. 5. Three trap sites in the MONOS structure[3].

#### 않은 것을 알 수 있다.

Nitride 형성 조건에 따른 메모리 특성 및 BV 특성 변화를 분석하기 위해서 아래와 같은 방법으로 계면 트 랩을 추출하였다. 기판으로부터 주입된 charge는 그림 5와 같은 세 가지 성분의 trap에 의해 점유될 수 있다 고 가정할 수 있다<sup>[3]</sup>. N<sub>top</sub>, N<sub>SiNbulk</sub>, N<sub>bottom</sub>은 각각 top oxide/nitride 계면, nitride bulk, nitride/bottom oxide 계면 트랩를 지칭한다. 여기에서 계면 트랩인 Nton과 N<sub>bottom</sub>은 area densitiy로 표기되고, N<sub>SiNbulk</sub>는 volume density로 나타내었다. Top과 bottom oxide 내부 trap 은 고려하지 않았는데 이는 기존 연구에서 oxide 비해 nitride의 trap 밀도가 통상 10<sup>2</sup>~10<sup>5</sup> 배 많다고 알려져 있고, 실험적으로도 MOS capacitor에 MONOS 구조와 동일한 양의 charge를 주입했을 때, ΔV<sub>FB</sub>이 5%도 되지 않는 변화를 보였기 때문이다<sup>[3~4]</sup>. 이러한 트랩이 존재 하는 상황에서 각 트랩에 의한 ΔVFB값을 수식으로 표 혂하면 아래 식(1)처럼 나타낼 수 있다<sup>[3]</sup>.

$$\Delta V_{FB} = \left(\frac{qN_{top}}{\epsilon_{SiQ_e}\epsilon_o}x_{top}\right) + \frac{q}{\epsilon_{SiN}\epsilon_o} \int_0^{x_{SiN}} xN_{SiNbulk}(x)dx + \frac{qx_{top}}{\epsilon_{SiQ_e}\epsilon_o} \int_0^{x_{SiN}} N_{SiNbulk}(x)dx + \left(\frac{x_{SiN}}{\epsilon_{SiN}\epsilon_o} + \frac{x_{top}}{\epsilon_{SiQ_e}\epsilon_o}\right) qN_{bottom} = \frac{qN_{SiNbulk}}{2\epsilon_{SiN}\epsilon_o} x_{SiN}^2 + \left(\frac{qx_{top}N_{SiNbulk}}{\epsilon_{SiQ_e}\epsilon_o} + \frac{qN_{bottom}}{\epsilon_{SiN}\epsilon_o}\right) x_{SiN} + \frac{qx_{top}N_{top}}{\epsilon_{SiQ_e}\epsilon_o} + \frac{qx_{top}N_{bottom}}{\epsilon_{SiQ_e}\epsilon_o}$$
(1)

여기서 q는 electronic charge (1.6x10<sup>-19</sup>C), ε<sub>0</sub>는 vacuum permittivity (8.82 x 10<sup>-14</sup>F/cm), ε<sub>SiO2</sub>는 SiO2의 relative permittivity (3.9), ε<sub>SiN</sub>는 Si<sub>3</sub>N<sub>4</sub>의 relative permittivity (7.0)이다. 따라서 ΔV<sub>FB</sub>는 nitride 두께인 x<sub>SiN</sub>에 대한 2차 방정식으로 나타나게 된다.

그림 6은 제작된 MONOS capacitors에서 nitride 두 께에 따른 program 측정 결과이다. 식 (1)과는 달리  $\Delta$  V<sub>FB</sub>는 nitride 두께인  $x_{SiN}$ 에 대해 1차의 선형 특성을 보이는데 이는  $N_{SiNbulk}$  값을 0으로 가정할 수 있음을 의미하며 이 경우 아래 식 (2) 와 같이 근사화 할 수 있다.

$$\Delta V_{FB} = \frac{qN_{bottom}}{\epsilon_{SiN}\epsilon_o} x_{SiN} + \frac{qx_{top}N_{top}}{\epsilon_{SiQ_2}\epsilon_o} + \frac{qx_{top}N_{bottom}}{\epsilon_{SiQ_2}\epsilon_o}$$
(2)

식 (2)를 기반으로 측정 결과로부터 nitride 계면에 존재하는 trap 밀도를 구하면, 표 1에 정리한 바와 같이 silicon rich nitride의 경우 bottom 계면에서는 trap 밀 도가 비슷하지만, top 계면의 경우 5.19x10<sup>12</sup>cm<sup>-2</sup> 에서



그림 6. MONOS 구조의 전자 트랩 밀도 분석 Fig. 6. Analysis of electron trap density in MONOS structure.

| 표     | 1. | Nitride/oxide | 계면 트랩         | 밀도          |
|-------|----|---------------|---------------|-------------|
| Table | 1. | Nitride/oxide | interface tra | ap density. |

|                     | Standard nitride                           | Silicon rich nitride                       |
|---------------------|--------------------------------------------|--------------------------------------------|
| N <sub>bottom</sub> | $6.03 \mathrm{x} 10^{12} \mathrm{cm}^{-2}$ | $4.12 \mathrm{x} 10^{12} \mathrm{cm}^{-2}$ |
| N <sub>top</sub>    | $5.19 \text{x} 10^{12} \text{cm}^{-2}$     | $1.09 \mathrm{x} 10^{13} \mathrm{cm}^{-2}$ |

1.09x10<sup>13</sup>cm<sup>-2</sup>로 크게 증가한 결과를 얻을 수 있다. 이러 한 분석 결과는 silicon rich nitride의 경우 excess silicon atom이 trap center 역할을 하여 전자의 이동을 부추기므로 프로그램 시 다소 큰 ΔV<sub>FB</sub> 특성과 BV 감 소를 설명할 수 있다. 기 발표된 연구 중 silicon dangling bond 뿐만 아니라 N site에 치환된 O atom으 로 인해 Si-O 결합이 증가하여 standard nitride에 비해 trap양이 증가한다는 것과 일치한다<sup>[5~6]</sup>.

## Ⅳ.결 론

본 연구에서는 MONOS 플래시 메모리의 nitride/oxide 계면 트랩을 구하기 위해 C-V 방법을 도 입하였고, nitride 공정 조건을 달리하면서 소자를 제작 하여 공정 조건에 따른 트랩의 특성을 추출하였다. 분 석 결과 nitride 두께에 따른 ΔVFB가 선형 의존성을 보 이면서 nitride의 각 계면 trap 밀도를 추출할 수 있었 고, silicon rich nitride가 standard nitride에 비해 다수 trap이 존재는 것으로 나타났다. 이상의 결과는 C-V 방 법을 통한 계면 트랩 밀도의 정량 비교가 가능함을 보 이는 것으로 향 후 이를 확대 적용함으로써 MONOS 플래시 메모리의 공정 최적화 및 신뢰성 향상에 기여할 수 있을 것으로 기대된다.

#### REFERENCES

- Y. Shin, "Non-volatile memory technologies for beyond 2010," in *Proc. Symp. VLSI Circuits*, Jun. 2005, pp. 156–159
- [2] Choi, Jungdal, and Kwang Soo Seol. "3D approaches for non-volatile memory." VLSI Technology (VLSIT), 2011 Symposium on. IEEE, 2011.
- [3] Ishida, Takeshi, Yutaka Okuyama, and Renichi Yamada. "Characterization of charge traps in metal-oxide-nitride-oxide-semiconductor (MONOS) structures for embedded flash memories." *Reliability Physics Symposium*

Proceedings, 2006. 44th Annual., IEEE International. IEEE, 2006.

- [4] Sze, S. M. "Current transport and maximum dielectric strength of silicon nitride films." *Journal of Applied Physics* 38.7 (1967): 2951–2956.
- [5] Lau, W. S., S. J. Fonash, and J. Kanicki. "Stability of electrical properties of nitrogen rich, silicon rich, and stoichiometric silicon nitride films." *Journal of applied physics* 66.6 (1989): 2765–2767.
- [6] Yamaguchi, K., et al. "Atomistic guiding principles for MONOS-type memories with high program/erase cycle endurance." *Electron Devices Meeting (IEDM), 2009 IEEE International.* IEEE, 2009.



양 승 동(학생회원) 2010년 충남대학교 전자공학과 학사 졸업. 2012년 충남대학교 반도체 및 회로 석사 졸업. 2012년 3월~현재 충남대학교 반도체 및 회로 박사 과정.

<주관심분야 : SONOS 플래시 메모리, TCAD simulation>



김 유 미(학생회원) 2005년 위덕대학교 전자공학과 학사 졸업. 2015년 8월 충남대학교 반도체 및 회로 박사 졸업예정. <주관심분야 : 산화물 TFT, 신뢰 성 분석>



엄 기 윤(학생회원) 2014년 충남대학교 전기공학과 학사 졸업. 2014년 3월~현재 충남대학교 차세대기판학과 석사과정. <주관심분야 : 디스플레이소자, 산화물반도체>



이 희 덕(정회원) 1990년 한국과학기술원 전기 및 전자공학과 학사 1992년 한국과학기술원 반도체전공 석사 1996년 한국과학기술원 반도체전공 박사

1993년~2000년 하이닉스반도체 책임연구원 2001년~현재 충남대학교 전자공학과 교수 <주관심분야 : high performance analog and high voltage MOSFETs>

— 저 자 소 개 —



윤 호 진(학생회원) 2009년 충남대학교 전자공학과 학사 졸업. 2011년 충남대학교 반도체 및 회로 석사 졸업. 2011년 3월~현재 충남대학교 반도체 및 회로 박사 과정. <주관심분야 : Oxide TFT, Organic TFT>



김 진 섭(학생회원) 2013년 충남대학교 전자공학과 학사 졸업. 2015년 3월~현재 충남대학교 반도체 및 회로 석사 과정. <주관심분야 : 산화물 TFT, Nano particle application

device>



채 성 원(학생회원) 2015년 충남대학교 기계공학과 학사 졸업. 2015년 3월~현재 충남대학교 차세대기판학과 석사과정. <주관심분야 : ZnO 반도체 가스 센서, IGZO TFT, Solar cell>

| and the second second | 이 가   | 원(정 |
|-----------------------|-------|-----|
| (And the second       | 1994년 | 한국  |
| GA                    |       | 전자  |
| 1.7                   | 1996년 | 한국  |
|                       |       | 반도  |
|                       | 1996년 | 한국  |
|                       |       | 반도  |

회원) 과학기술원 전기 및 공학과 학사 과학기술원 체전공 석사 과학기술원 체전공 박사

1999년~2005년 하이닉스반도체 책임연구원 2005년~현재 충남대학교 전자공학과 교수 <주관심분야 : 플래시 메모리, Thin film transistor(TFT)>