DOI QR코드

DOI QR Code

디지털 주파수 보정과 지터 제거 기법을 적용한 2.5 Gb/s 버스트 모드 클럭 데이터 복원기

A 2.5 Gb/s Burst-Mode Clock and Data Recovery with Digital Frequency Calibration and Jitter Rejection Scheme

  • 정재훈 (중앙대학교 전자전기공학부) ;
  • 정연환 (중앙대학교 전자전기공학부) ;
  • 신동호 (중앙대학교 전자전기공학부) ;
  • 김용신 (중앙대학교 전자전기공학부) ;
  • 백광현 (중앙대학교 전자전기공학부)
  • Jung, Jae-Hun (School of Electrical and Electronics Engineering, Chung-Ang University) ;
  • Jung, Yun-Hwan (School of Electrical and Electronics Engineering, Chung-Ang University) ;
  • Shin, Dong Ho (School of Electrical and Electronics Engineering, Chung-Ang University) ;
  • Kim, Yong Sin (School of Electrical and Electronics Engineering, Chung-Ang University) ;
  • Baek, Kwang-Hyun (School of Electrical and Electronics Engineering, Chung-Ang University)
  • 투고 : 2013.05.22
  • 발행 : 2013.07.25

초록

본 논문에서는 2.5 Gb/s의 입력 데이터율을 가지는 버스트 모드(Burst-mode) 클럭 데이터 복원기(CDR: Clock and Data Recovery)를 제안한다. 제안된 버스트 모드 CDR에서는 입력 데이터율과 클럭 복원기의 개폐 전압제어발진기(GVCO: Gated Voltage Controlled Oscillator) 출력 주파수간의 불일치를 제거하기 위하여 디지털 주파수 보정 기법이 적용되었고, 또한 입력 데이터로 인하여 발생하는 지터(Jitter)를 감소시키기 위하여 지터 제거 기법이 적용되었다. 제안된 버스트 모드 CDR은 0.11 ${\mu}m$ CMOS 공정을 사용하여 설계되었고 루프필터를 제외한 회로 설계 면적은 0.125 $mm^2$이며 전력 소모량은 94.5 mW이다. 포스트 레이아웃 시뮬레이션 결과, 제안된 회로를 통하여 복원된 데이터는 0.1 UI의 입력 지터 인가 시 14 ps의 peak-to-peak 지터를 가지며 최대 허용 CID(Consecutive Identical Digit)는 입력 데이터 지터가 없을 경우 2976 bits를 가진다.

In this paper, 2.5 Gb/s burst-mode clock and data recovery(CDR) is presented. Digital frequency calibration scheme is adopted to eliminate mismatch between the input data rate and the output frequency of the gated voltage controlled oscillator(GVCO) in the clock recovery circuitry. A jitter rejection scheme is also used to reduce jitter caused by input data. The proposed burst-mode CDR is designed using 0.11 ${\mu}m$ CMOS technology. Post-layout simulations show that peak-to-peak jitter of the recovered data is 14 ps with 0.1 UI input referred jitter, and maximum tolerance of consecutive identical digit(CID) is 2976 bits without input data jitter. The active area occupies 0.125 $mm^2$ without loop filter and the total power consumption is 94.5 mW.

키워드

참고문헌

  1. 이성철, 문성용, 문규, "수동 광 가입자망에서의 위상고정루프를 이용한 버스트모드 클럭/데이터 복원회로," 전자공학회 논문지, 제45권 SD편, 제4호, 21-26쪽, 2008년 4월
  2. 문성용, 이성철, 문규, "622Mbps급 광 통신망용 버스트모드 클럭/데이터 복원회로 설계," 전자공학회논문지, 제46권 SD편, 제2호, 57-63쪽, 2009년 2월
  3. M. Nogawa, K. Nishimura, S. Kimura, T. Yoshida, T. Kawamura, M. Togashi, K. Kumozaki, Y. Ohtomo, "A 10 Gb/s burst-mode CDR IC in 0.13 $\mu{m}$ CMOS," in Proc. IEEE Int. Solid-State Circuits Conf. (ISSCC) Dig. Tech. Papers, pp.228-229, San Francisco, USA, Feb. 2005.
  4. P.-S. Han, W.-Y. Choi, "1.25/2.5-Gb/s dual bit-rate burst-mode clock recovery circuits in 0.18-$\mu{m}$ CMOS technology," IEEE Trans. Circuits Syst. II, Exp. Briefs, vol.54, no.1, pp.38-42, Jan. 2007. https://doi.org/10.1109/TCSII.2006.884120
  5. C.-F. Liang, H.-L. Chu, S.-I. Liu, "10-Gb/s inductorless CDRs with digital frequency calibration," IEEE Trans. Circuits Syst. I, Reg. Papers, vol.55, no.9, pp.2514-2524, Oct. 2008. https://doi.org/10.1109/TCSI.2008.920096
  6. J. Terada, K. Nishimura, S. Kimura, H. Katsurai, N. Yoshimoto, Y. Ohtomo, "A 10.3 Gb/s burst-mode CDR using a $\Delta \Sigma$ DAC," IEEE J. Solid-State Circuits, vol.43, no.12, pp.2921-2928, Dec. 2008. https://doi.org/10.1109/JSSC.2008.2006229
  7. C.-F. Liang, S.-C. Hwu, Y.-H. Tu, Y.-L. Yang, H.-S. Li, "A reference-free, digital background calibration technique for gated-oscillator-based CDR/PLL," in Symp. VLSI Circuits Dig. Tech. Papers, pp.14-15, Kyoto, JAPAN, Jun. 2009.
  8. J. Lee, M. Liu, "A 20-Gb/s burst-mode clock and data recovery circuit using injection-locking technique," IEEE J. Solid-State Circuits, vol.43, no.3, pp.619-630, Mar. 2008. https://doi.org/10.1109/JSSC.2007.916598
  9. S.L.J. Gierkink, "A 2.5 Gb/s run-length-tolerant burst-mode CDR based on a 1/8th-rate dual pulse ring oscillator," IEEE J. Solid-State Circuits, vol.43, no.8, pp.1763-1771, Aug. 2008. https://doi.org/10.1109/JSSC.2008.926736

피인용 문헌

  1. A low-jitter BMCDR for half-rate PON systems vol.14, pp.1, 2017, https://doi.org/10.1587/elex.13.20161045