DOI QR코드

DOI QR Code

스위치드 연산증폭기를 이용한 CMOS 단일비트 3차 델타시그마 변조기 설계

Design of a CMOS Single Bit 3rd Order Delta-Sigma Modulator with Switched Operational Amplifier

  • 이한울 (인하대학교 아날로그집적회로설계 연구실) ;
  • 시대 (인하대학교 아날로그집적회로설계 연구실) ;
  • 유태경 (인하대학교 아날로그집적회로설계 연구실) ;
  • 이건 (인하대학교 아날로그집적회로설계 연구실) ;
  • 윤광섭 (인하대학교 전자공학과) ;
  • 이상민 (인하대학교 전자공학과)
  • 투고 : 2011.10.21
  • 심사 : 2012.07.06
  • 발행 : 2012.08.31

초록

본 논문은 오디오 신호 처리 시스템의 저속 고해상도 ADC를 위해 설계된 CMOS 단일비트 3차 델타시그마 변조기를 설계하였다. 변조기 내 적분기에 사용되는 연산증폭기의 전력소모를 감소시키기 위해서 연산증폭기내 바이어스 전류원에 차단/동작 기능을 하는 스위치를 장착시켰다. 또한 변조기내 스위치의 위치를 최적화 하여 기존의 스위칭 방식에서 발생하는 주파수 특성 변화를 최소화하였다. 단일 비트 3차 델타시그마 변조기 구조를 선택하였으며, 제안한 델타 시그마 변조기의 성능측정결과 전원 전압 3.3V, 샘플링 주파수 6.4MHz, 입력주파수 20KHz에서 17.1mW의 전력소모를 나타냈다. SNDR은 84.3dB, 유효비트수는 13.5비트를 나타내었다.

This paper presents Single-bit Third order Delta-Sigma Modulator, which can be applied to the Low speed High resolution ADC in Audio signal Process System. Whereas the Operational Amplifier in modulator consumed static power dissipation in operating, this modulator used Switching on/off techniques, which makes the Power dissipation of the modulator reduced. Also proposed modulator minimizes frequency characteristic variation by optimizing switch position. And this modulator chooses Single-bit type to guarantee stability. The designed ADC went through 0.35um CMOS n-well 1-poly 4-metal process to be a final product, and the final product has shown 17.1mW of power dissipation with 3.3V of Supply Voltage, 6.4MHz of conversion rate. And 84.3dB SNDR and 13.5bit ENOB with 20KHz of input frequency.

키워드

참고문헌

  1. Liyuan Liu, Dongmei Li, Liangdong Chen, Yafei Ye, Zhihua Wang, "A 1-V 15-Bit Audio Delta Sigma-ADC in 0.18 um CMOS", IEEE Transactions on Circuits and Systems-I, vol. 59, no.5, pp.915-925, MAY 2012 https://doi.org/10.1109/TCSI.2012.2188949
  2. Xicheng Jiang, Jungwoo Song, Jianlong Chen, Vinay Chandrasekar, Sherif Galal, Felix Y. L. Cheung, Darwin Cheung, and Todd L. Brooks, "A Low-Power, High-Fidelity Stereo Audio Codec in 0.13 um CMOS ," IEEE J, Solid-State Circuits, vol 47, pp 1221-1231, MAY 2012.
  3. Keith A. O'Donoghue, Paul J. Hurst and Stephen H. Lewis, Michiel S.J. Steyaert and Willy Sansen, "A Digitally Corrected 5-mW 2-MS/s SC ADC in 0.25-um CMOS With 94-dB SFDR ," IEEE J, Solid-State Circuits, vol 46, pp 2673-2684, NOVEMBER 2011.
  4. Vincenzo Peulso, Michiel S.J. Steyaert and Willy Sansen, "A 1.5V-100uW Delta Sigma Modulator with 12-b Dynamic Range Using Switched-Opamp Technique," IEEE J, Solid-State Circuits, vol 32, pp 943-952, July 1997.
  5. Jiri Nedved, Jozef Vanneuville, Dorine Gevaert and Jan Stvenhans, "A Transistor-Only Switched Current Sigma-Delta A/D Converter for a CMOS Speech CODEC," IEEE J, Solid-State Circuits, vol 30, pp 819-822, July 1995. https://doi.org/10.1109/4.391123
  6. Vincenzo Peluso and Willy Sansen, "A 900mV 40uW switched opamp Delta Sigma Modulator with 77dB Dynamic Range", ISSCC98, pp. 68-69, Feb., 1998.
  7. D. Jons and K. Martin, Analog Integrated Circuit Design, J. Wiley, 1997.
  8. D. Senderowicz, G. Nicollini, S. Pernici, A. Nagari, P. Confalonieri, and C. Dallavale, "Low-voltage double-sampled ${\Sigma}{\Delta}$converters," IEEE J. Solid-State Circuits, vol. 32, pp. 1907-1919, Dec. 1997. https://doi.org/10.1109/4.643649
  9. L. Dorrer, F. Kuttner, A. Santner, C. Kropf, T. Hartig, P. Torta, and P. Greco, "A 2.2mW, continuous-time sigma-delta ADC for voice coding with 95 dB dynamic range in a 65 nm CMOS process," in Proc. European Solid-State Circuits Conf. (ESSCIRC), 2006, pp. 195-198.
  10. J. Goes, B. Vaz, R. Monteiro, and N. Paulino, "A 0.9 V delta sigma modulator with 80 dB SNDR and 83 dB DR using a single-phase technique," in Proc. ISSCC, Feb. 2006, pp. 74-75.
  11. K.-P. Pun, S. Chatterjee, and P. Kinget, "A 0.5-V 74-dB SNDR 25-kHz continuous-time delta-sigma modulator with a return-to-open DAC," IEEE J. Solid-State Circuits, vol. 42, no. 3, pp. 496-507, Mar. 2007. https://doi.org/10.1109/JSSC.2006.891716