Abstract
This paper describes a design and fabrication of SDLVA. The SDLVA operates 0.5~2.0 GHz with -70~0 dBm dynamic range. The SDLVA is consisted of 5-stage RF block, 2-stage detector block and summation circuit using clamping op-amp to improve video linearity. The result of measure, SDLVA of RF path has over 73 dB small-signal gain and 10.1~12.2 dBm saturation power. The video path has 25 mV/ dB${\pm}$1.0 mV and under ${\pm}$1.5 dB video linearity.
본 논문은 0.5~2.0 GHz에서 -70~0 dBm의 동적 범위를 갖는 로그 비디오 증폭기(Successive Detecting Log Video Amplifier, 이하 SDLVA)를 설계 및 제작하였다. 제작된 SDLVA는 5단의 증폭기를 이용한 고주파 출력부, 2단의 로그검파기 그리고 선형성 개선을 위하여 클램핑 연산증폭기를 이용한 가산 회로로 구현하였다. 제작된 SDLVA의 측정 결과는 73 dB 이상의 소신호 이득과 10.1~12.2 dBm의 고주파 포화 출력 특성을 갖는다. 그리고 -70~0 dBm 입력 시 25 mV/ dB${\pm}$1.0 mV의 기울기를 갖고 ${\pm}$1.5 dB 이하의 선형 특성을 갖는 비디오 신호를 출력한다.