DOI QR코드

DOI QR Code

Design of an 8-Bit eFuse One-Time Programmable Memory IP Using an External Voltage

외부프로그램 전압을 이용한 8비트 eFuse OTP IP 설계

  • 조규삼 (창원대학교 신소재나노공학과) ;
  • 김미영 (창원대학교 전자공학과) ;
  • 강민철 (창원대학교 전자공학과) ;
  • 장지혜 (창원대학교 전자공학과) ;
  • 하판봉 (창원대학교 전자공학과) ;
  • 김영희 (창원대학교 전자공학과)
  • Published : 2010.01.30

Abstract

We propose an eFuse one-time programmable (OTP) memory cell based on a logic process, which is programmable by an external program voltage. For the conventional eFuse OTP memory cell, a program datum is provided with the SL (Source Line) connected to the anode of the eFuse going through a voltage drop of the SL driving circuit. In contrast, the gate of the NMOS program transistor is provided with a program datum and the anode of the eFuse with an external program voltage (FSOURCE) of 3.8V without any voltage drop for the newly proposed eFuse cell. The FSOURCE voltage of the proposed cell keeps either 0V or the floating state at read mode. We propose a clamp circuit for being biased to 0V when the voltage of FSOURCE is in the floating state. In addition, we propose a VPP switching circuit switching between the logic VDD (=1.8V) and the FSOURCE voltage. The layout size of the designed eFuse OTP memory IP with Dongbu HiTek's $0.15{\mu}m$ generic process is $359.92{\times}90.98{\mu}m^2$.

본 논문에서는 외부 프로그램 전압으로 프로그램 가능한 로직 공정 기반의 eFuse OTP 셀을 제안하였다. 기존의 eFuse OTP 메모리 셀은 eFuse의 양극 (anode)에 연결된 SL (Source Line)으로 SL 구동회로의 전압강하를 거치면서 프로그램 데이터가 공급된 반면, 새롭게 제안된 eFuse 셀은 NMOS 프로그램 트랜지스터의 게이트에 프로그램 데이터가 공급되고 eFuse의 양극에 3.8V의 외부 프로그램 전압 (FSOURCE)이 전압강하 없이 공급된다. 그리고 제안된 셀의 FSOURCE 전압은 읽기 모드에서 0V 또는 플로팅 상태를 유지한다. 한편 본 논문에서는 FSOURCE 핀의 전압이 플로팅 상태인 경우는 회로적으로 0V로 바이어싱 하는 클램프 회로를 제안하였고, 로직 전압인 VDD (=1.8V)와 FSOURCE전압 사이에 스위칭 해주는 VPP 스위칭 회로를 제안하였다. 동부하이텍 $0.15{\mu}m$ generic 공정으로 설계된 8비트 eFuse OTP IP의 레이아웃 면적은 $359.92{\times}90.98{\mu}m^2$이다.

Keywords

References

  1. J. H. Lee et al., "Design of a Asynchronous eFuse One-Time Programmable Memory IP of 1 Kilo Bits Based on a Logic Process", Journal of KIMICS, vol.13, no.7, pp. 1371-1378, July 2009.
  2. 김영희 외, "동기식 256bit OTP 메모리 설계", 한국해양정보통신학회논문지, vol.7, no.12, pp. 1227-234, July 2008.
  3. Y. H. Kim et al., "Design of Asynchronous Multi-Bit OTP Memory", IEICE Trans. Electron., vol. E92-C, no. 1, pp. 173-177, Jan.2009. https://doi.org/10.1587/transele.E92.C.173
  4. N. Robson et al., "Electrically Programmable Fuse (eFuse): From Memory Redundancy to Autonomic Chips", Proceedings of Custom Integrated Circuits Conference, pp. 799-804, Sep. 2007.
  5. 이천효 외, "저면적 1-kb PMOS Antifuse-Type OTP IP설계", 한국해양정보통신학회논문지 게재 예정, Dec. 2009.