Design of Local Field Switching MRAM

Local Field Switching 방식의 MRAM 설계

  • Lee, Gam-Young (Department of Electronic Engineering, Ewha Womans University) ;
  • Lee, Seung-Yeon (Department of Electronic Engineering, Ewha Womans University) ;
  • Lee, Hyun-Joo (Department of Electronic Engineering, Ewha Womans University) ;
  • Lee, Seung-Jun (Department of Electronic Engineering, Ewha Womans University) ;
  • Shin, Hyung-Soon (Department of Electronic Engineering, Ewha Womans University)
  • 이감영 (이화여자대학교 전자공학과) ;
  • 이승연 (이화여자대학교 전자공학과) ;
  • 이현주 (이화여자대학교 전자공학과) ;
  • 이승준 (이화여자대학교 전자공학과) ;
  • 신형순 (이화여자대학교 전자공학과)
  • Published : 2008.08.25

Abstract

In this paper, we describe a design of a 128bit MRAM based on a new switching architecture which is Local Field Switching(LFS). LFS uses a local magnetic field generated by the current flowing through an MTJ. This mode reduces the writing current since small current can induce large magnetic field because of close distance between MTJ and the current. It also improves the cell selectivity over using conventional MTJ architecture because it doesn't need a digit line for writing. The MRAM has 1-Transistor 1-Magnetic Tunnel Junction (IT-1MTJ) memory cell structure and uses a bidirectional write driver, a mid-point reference cell block and a current mode sense amplifier. CMOS emulation cell is adopted as an LFS-MTJ cell to verify the operation of the circuit without the MTJ process. The memory circuit is fabricated using a $0.18{\mu}m$ CMOS technology with six layers o) metal and tested on custom board.

본 논문에서는 새로운 스위칭 방식인 LFS (Local Field Switching)을 이용하여 설계한 128비트 MRAM (Magnetoresistive Random Access Memo교)에 대해 기술하였다. LFS 방식은 MTJ (Magnetic Tunnel Junction)를 직접 통과해 흐르는 전류에 의해 형성되는 국소 자기장을 이용하여 MTJ의 극성을 변환시킨다. 이 방식은 MTJ와 전류의 거리가 가깝기 때문에 작은 전류로도 충분히 큰 자기장을 형성하므로 writing current가 적어도 된다. 또한 Digit Line이 없어도 되므로 half select disturbance가 발생하지 않아 기존 MTJ를 이용한 방식에 비해 셀 선택도가 우수하다. 설계한 MRAM은 IT(트랜지스터)-1MTJ의 메모리 셀 구조를 가지며 양방향 write driver와 mid-point reference cell block, current mode sense amplifier를 사용한다. 그리고 MTJ 공정 없이 회로 동작을 확인하기 위해 LFS-MTJ cell을 CMOS emulation cell로 대체하였다. 설계한 회로를 6 metal을 사용하는 $0.18{\mu}m$ CMOS 공정으로 구현하였고 제작된 chip을 custom board 상에서 테스트하여 동작을 확인하였다.

Keywords

References

  1. S. Tehrani, J. M. Slaughter, M. Deherrera et al., "Magnetoresistive Random Access Memory Using Magnetic Tunnel Junctions", Proc. IEEE, Vol. 91, No. 5, pp. 703-714, 2003 https://doi.org/10.1109/JPROC.2003.811804
  2. 김태완, 김기원, 황인준, "고집적 MRAM 개발을 위한 기술적 현안", 전자공학회지, 제32권, 제2호, 35-43쪽, 2005년 2월
  3. Brad N. Engel, Nicholas D. Rizzo, Jason Janesky et al., "The Science and Technology of Magnetoresistive Tunneling Memory", IEEE Transactions on nanotechnology, Vol. 1, No. 1, p. 32, 2002 https://doi.org/10.1109/TNANO.2002.1005424
  4. Injun Hwang et al., "A New Switching Architecture for MRAM : Local Field Switching", Digests of 2005 INTERMAG Asia, pp. 845-846, 2005
  5. S. Y. Lee et al., "A New Reference Cell for 1T-1MTJ MRAM", Journal of Semiconductor Technology and Science, Vol. 4, No. 2, pp. 110-116, 2004
  6. 유회준, "DRAM의 설계", 홍릉과학출판사, pp. 311-314, 1996
  7. Goor, A. J. van de, "Testing semiconductor memories : theory and practice", J. Wiley & Sons, pp. 93-105, 1991. (775)