DOI QR코드

DOI QR Code

A Design of High Efficiency Distributed Amplifier Using Optimum Transmission Line

최적 전송 선로를 이용한 고효율 분산형 증폭기의 설계

  • 최흥재 (전북대학교 정보통신공학과 및 반도체설계교육센터(IDEC WG)) ;
  • 유남식 (카이로넷(주)) ;
  • 정용채 (전북대학교 정보통신공학과 및 반도체설계교육센터(IDEC WG)) ;
  • 김철동 (세원텔레텍(주))
  • Published : 2008.01.31

Abstract

In this paper, we propose a numerical analysis on reversed current of distributed amplifier based on transmission line theory and proposed a theory to obtain optimum transmission line length to minimize the reversed currents by cancelling those components. The reversed current is analyzed as being simply absorbed into the terminal resistance in the conventional analysis. In the proposed analysis, however, they are designed to be cancelled by each other with opposite phase by the optimal length of the transmission lint Circuit simulation and implementation using pHEMT transistor were performed to validate the proposed theory with the cutoff frequency of 3.6 GHz. From the measurement, maximum gain of 14.5dB and minimum gain of 12.3dB were achieved In the operation band. Moreover, measured efficiency of the proposed distributed amplifier is 25.6% at 3 GHz, which is 7.6%, higher than the conventional distributed amplifier. Measured output power Is about 10.9dBm, achieving 1.7dB higher output power than the conventional one. Those improvement is thought to be based on the cancellation of refersed current.

본 논문에서는 전송 선로 이론을 기반으로 분산형 증폭기의 역방향 전류 성분을 수식적으로 분석하고, 역방향 전류 성분을 상쇄시켜 최소화하기 위한 최적의 전송 선로의 길이를 구하는 방법을 제시하였다. 기존의 설계방법에서는 역방향 전류 성분을 종단 부하를 통해 단순히 소모시키는 형태이므로 게이트와 드레인 전송 선로의 길이 결정 기준이 설계상에서 뚜렷하게 주어져 있지 않았지만, 제안하는 방법에서는 역방향 전류 성분들이 서로 상쇄가 일어나도록 하는 전송 선로의 길이를 결정하는 이론적 바탕을 제시함으로써 좀 더 체계적인 설계 방법을 제시하고 있다. 제안하는 이론의 검증을 위하여 회로 시뮬레이션을 수행하였고, pHEMT 트랜지스터를 이용하여 차단 주파수가 3.6 GHz인 최적 전송 선로를 이용한 분산형 증폭기를 제작하였다. 측정을 통해 얻은 결과로서 동작 주파수 범위 내에서 최대 이득은 14.5 dB, 최소 이득은 12.8 dB로 측정되었다. 또한, 제안하는 분산형 증폭기의 측정된 효율은 3 GHz에서 25.6 %로 기존의 일반적인 분산형 증폭기에 비해 약 7.6 % 개선되었다. 출력 전력은 일반적인 분산형 증폭기에 비해 약 1.7dB 개선된 10.9 dBm을 얻었다. 이러한 성능 개선은 역방향 전류의 상쇄로 인한 것으로 분석된다.

Keywords

References

  1. David M. Pozar, Microwave Engineering, Second Edition, John Wiley & Sons, N.Y., 1998
  2. J. Aguirre, C. Plett, and P. Schvan, 'A 2.4 Vp-p output, 0.045-32.5 GHz CMOS distributed amplifier', IEEE Radio Frequency Integrated Circuits Symposium, pp. 427-430, Jun. 2007
  3. S. Olson, B. Thompson, and B. Stengel, 'Distributed amplifier with narrowband amplifier efficiency', IEEE MTT-S Int. Microwave Symp. Dig., pp. 155- 158, Jun. 2007
  4. D. E. Meharry, W. Kong, 'Reduction of noise in wideband distributed amplifiers', IEEE MTT-S Int. Microwave Symp. Dig., pp. 2099-2102, Jun. 2007
  5. B. M. Ballwebber, R. Gupta, and D. J. Allstot, 'A fully integrated 0.5-5.5-GHz CMOS distributed amplifier', IEEE J. Solid-State Circuits, vol. 35, no. 2, pp. 231-239, Feb. 2000 https://doi.org/10.1109/4.823448
  6. J. B. Beyer, S. N. Prasad, R. C. Becker, J. E. Nordman, and G. K. Hohenwarter, 'MESFET distributed amplifier design guidelines', IEEE Trans. on Microwave Theory Tech., vol. 32, no. 3, pp. 268- 275, Mar. 1984 https://doi.org/10.1109/TMTT.1984.1132664
  7. P. N. Shastry, A. S. Ibrahim, 'Design guidelines for a novel tapered drain line distributed power amplifier', 36th European Microwave Conference, pp. 1274-1277, Sep. 2006
  8. C. C. Yen, H. R. Chuang, '0.25 um 20-dBm 2.4 GHz CMOS power amplifier with an integrated diode linearizer', IEEE Microwave and Guided Wave Letter, vol. 13, no. 11, pp. 1927-1937, Nov. 2004
  9. T. Lee, The Design of CMOS Radio-frequency Integrated Circuits, Cambridge Univ., Jan. 1998
  10. R. C. Liu, K. L. Deng, and H. Wang, 'A 0.6-22 GHz broadband CMOS distributed amplifier', IEEE Radio Frequency Integrated Circuits Symposium, pp. 103-106, Jun. 2003