백플레인용 10Gbps 아날로그 어댑티브 이퀄라이저

A 10Gb/s Analog Adaptive Equalizer for Backplanes

  • 유귀성 (연세대학교 전기전자공학부) ;
  • 한건희 (연세대학교 전기전자공학부) ;
  • 박성민 (이화여자대학교 전자정보통신공학과)
  • Yoo, Kwi-Sung (Department of Electrical and Electronic Eng., Yonsei University) ;
  • Han, Gun-Hee (Department of Electrical and Electronic Eng., Yonsei University) ;
  • Park, Sung-Min (Department of Information Electronics Eng., Ewha Womans University)
  • 발행 : 2007.09.25

초록

백플레인 채널 시리얼 링크는 심각한 신호왜곡 현상을 겪는다. 특히, 채널 자체의 특성에 의해 발생하는 이득손실, 주파수에 따른 손실, 반사파 등의 불완전성으로 더욱 심해진다. 이 중 주파수에 따른 손실의 경우 신호파형에 ISI를 일으키므로, 이를 줄이기 위해 어댑티브 이퀄라이저 회로를 사용한다. 본 논문에서는 0.18um CMOS공정을 이용하여 구현한 아날로그 형태의 10Gb/s 어댑티브 이퀄라이저 회로를 소개한다. 제안한 이퀄라이저 회로는 34인치의 긴 백플레인 채널(혹은 트랜스미션 라인)의 불완전성에도 불구하고, 매우 높은 동작속도(10Gb/s)를 유지한다. 포스트 레이아웃 시뮬레이션 결과, 제안한 회로는 10mW의 전력소모와 $8ps_{p-p}$의 지터 특성을 가지며, $0.56mm^2$의 칩 사이즈를 갖는다.

Serial links via backplane channels suffer from severe signal integrity problems which are normally caused by channel imperfections, such as flat loss, frequency-dependent loss, reflection, etc. Particularly, the frequency-dependent loss causes ISI(Inter-Symbol-Interference) at signal waveforms. Therefore, adaptive equalizing techniques have been exploited in many products to facilitate the ISI problem. In this paper, we present an analog adaptive equalizer circuit designed in a $0.18{\mu}m$ CMOS process. It achieves 10Gb/s data transmission through a long 34-inch backplane channel(or transmission line). The post-layout simulations demonstrate $8ps_{p-p}$ jitter with 10mW power dissipation. The core of the adaptive equalizer occupies the area of $0.56mm^2$.

키워드

참고문헌

  1. Common Electrical I/O (CEI) Electrical and Jitter Interoperability agreement for 6+Gbps and 11+Gbps I/O,' Optical Interconnect Forum-Contribution OIF 2004, 104.08, Sep. 2004
  2. M. Li, T. Kwasniewski, S. Wang, and Y. Tao, 'Fill Filter Optimization as Pre-Emphasis of High-Speed Backplane Data Transmission,' Electronics Letters, Vol. 40, No. 14, 2004
  3. K Yoo, H. Lee, and G. Han, 'A Low Power and Small Area Analog Adaptive Line Equalization 100-Mbps Data Rate on UTP Cable,' IEICE Transaction on Electronics, Vol. E87 -C, No.4, Apr. 2004
  4. J S. Choi, et al., 'A $0.18\mu mCMOS$ 3.5-Gb/s Continuous -Time Adaptive Cable Equalizer Using Enhanced Low-Frequency Gain Control Method,' IEEE J. Solid-State Circuits, pp. 419-425, Mar. 2004
  5. J. Zerbe, et al., 'Equalization and Clock Recovery for a 2.5-10Gb/s 2-PAM/4-PAM Backplane Transceiver Cell,' IEEE J. Solid State Circuits, Vol.38, pp. 2121-2130, Dec. 2003 https://doi.org/10.1109/JSSC.2003.818572
  6. G. Zhang et al., 'A BiCMOS lOGb/s Adaptive Cable Equalizer,' ISSCC Dig. of Tech. Papers, pp. 482-483, Feb. 2004
  7. K. Yoo, G. Han, and H. Yoon, 'Convergence Analysis of the Cascade Second-Order Adaptive Line Equalizer,' IEEE Trans. Circuits Syst. II, Exp. Briefs, Vol. 53, No.6, pp. 507-511, June, 2006 https://doi.org/10.1109/TCSII.2006.873827