2X Converse Oversampling 1.65Gb/s/ch CMOS Semi-digital Data Recovery

2X Converse Oversampling 1.65Gb/s/ch CMOS 준 디지털 데이터 복원 회로

  • 김길수 (고려대학교 전자컴퓨터공학과) ;
  • 김규영 (고려대학교 전자컴퓨터공학과) ;
  • 손관수 (고려대학교 마이크로/나노시스템 협동과정) ;
  • 김수원 (고려대학교 전자컴퓨터공학과)
  • Published : 2007.06.25

Abstract

This paper proposes CMOS semi-digital data recovery with 2X converse oversampling to reduce power consumption and chid area of high definition multimedia interface (HDMI) receivers. Proposed recovery can reduce its power and the effective area by using nt converse oversampling algorithm and semi-digital architecture. Proposed circuit is fabricated using 0.18um CMOS process and measured results demonstrated the power consumption of 14.4mW, the effective area of $0.152mm^2$ and the jitter tolerance of 0.7UIpp with 1.8V supply voltage.)

본 논문에서는 고성능 멀티미디어 인터페이스 (High Definition Multimedia Interface: HDMI) 용 수신기의 전력 절감과 면적 감소를 위한 2X converse oversampling 방식의 준 디지털 데이터 복원 회로를 제안한다. 제안하는 데이터 복원 회로는 2X converse oversampling 방식의 데이터 검출 알고리즘과 준 디지털 구조를 이용해 전력과 유효 면적을 효과적으로 감소시킨다. 제안하는 회로의 성능을 검증하기 위해서 0.18um CMOS 공정을 이용하여 칩이 제작되었으며, 측정 결과 14.4mW의 전력을 소모하고, $0.152mm^2$의 유효 면적을 차지하며, 0.7UIpp의 Jitter tolerance 성능을 나타내므로 HDMI용 수신기의 전체 전력과 유효면적을 효과적으로 감소시킬 수 있다.

Keywords

References

  1. http://www.hdmi.org/
  2. B. Razavi, 'Phase-Locking in High-Performacne Systems from Devices to Architectures', IEEE Press, pp. 13-22, 2003
  3. B. W. Garlepp, et al., 'A Portable Digital DLL for High-Speed CMOS Interface Circuits', IEEE J. Solid state Circuits, Vol. 34, No. 5, pp. 632-644, May 1999 https://doi.org/10.1109/4.760373
  4. Lee, et al., '1.04Gbd Low EMI Digital Video Interface System Using Small Swing Serial Link Technique', IEEE J. Solid state Circuits, Vol. 33, No. 5, pp. 816-823, May 1998 https://doi.org/10.1109/4.668999
  5. Y. Miki, et al., 'A 50-mW/ch 2.5-Gb/s/ch Data Recovery Circuits for the SFI-5 Interface With Digital Eye-Tracking', IEEE J. Solid state Circuits. Vol. 39, No. 4, pp. 613-621, April 2004 https://doi.org/10.1109/JSSC.2004.824704