DOI QR코드

DOI QR Code

Design and Fabrication of Clock Recovery Module for Gap Filter of Satellite DMB

위성 DMB 중계기용 클럭 재생 모듈 설계 및 제작

  • Hong, Soon-Young (Dept. of Electrowave Engineering, Chungnam National University) ;
  • Shin, Yeoung-Seop (Dept. of Electrowave Engineering, Chungnam National University) ;
  • Hong, Sung-Yong (Dept. of Electrowave Engineering, Chungnam National University)
  • Published : 2007.04.30

Abstract

The clock recovery module of gap filler for satellite DMB is proposed. Proposed module sustains the output frequency of 10 MHz whether the received signal from the satellite is unstable or cut off within 0.5 sec. The advantages of this module is without frequency tuning at regular interval and low material cost. This module is fabricated by using CPLD as clock recovery IC and new type of loop filter for satisfying the fast lock time and long hold over time simultaneously. The measured performance of the fabricated module has a holdover time of 11 sec at frequency stability less than 0.01 ppm, and phase noise of -113 dBc/Hz at 100 Hz offset.

위성 DMB용 중계기는 위성으로부터 수신된 2.304 MHz의 기준 신호를 이용하여 10 MHz의 클럭 신호를 재생하여 시스템 동기 신호로 사용한다. 본 논문에서는 기준 신호가 잡음에 의해 흔들리거나 끊기더라도 안정된 신호를 재생할 수 있는 클럭 재생 모듈을 제안하였다. 제안된 모듈은 기존 방식에 비해 저가로 구현이 가능하며, 정기적인 주파수 조정이 필요 없는 장점이 있다. 본 논문에서는 클럭 재생용 IC를 CPLD를 이용하여 구현하였고, lock time을 짧게 하면서 동시에 출력 주파수의 hold over 시간을 늘리기 위해 새로운 루프 필터를 적용하였다. 제작된 모듈은 출력 주파수의 안정도가 0.01 ppm 이내일 경우 hold over 시간이 11초, 출력 전력은 -0.66 dBm, 위상잡음은 100 Hz 오프셋에서 -113 dBc/Hz로 측정되었다.

Keywords

References

  1. D. H. Wolaver, Phase Locked Loop Circuit Design, Prentice-Hall, 1991
  2. William O. Keese, 'An analysis and performance evaluation of a passive filter design technique for charge pump phase loack loop', National Semiconductor Application Note, May 1996