Abstract
In this paper, a low noise parallel feedback oscillator for harmonic suppression and a frequency doubler are designed and implemented. As the fundamental signal of the oscillator for frequency doubling is extracted between the dielectric resonator (DR) filter and the gate device of the active device, the undesired harmonics at the output of the oscillator is remarkably suppressed. The fundamental signal of the oscillator for frequency doubling directly feeds to the frequency doubler without an additional band pass filter for harmonic suppression. The second harmonic suppression of -47.7 dBc at the oscillator output is achieved, while the fundamental suppression of -37.5 dBc at the doubler output is obtained. The phase noise characteristics are -80.3 dBc/Hz and -93.5 dBc/Hz at the offset frequency of 10 KHz and 100 KHz from the carrier, respectively.
본 논문에서는 고조파 억압 특성 개선을 위한 저잡음 병렬 궤환형 발진기 (Parallel feedback oscillator)와 주파수 체배기 (frequency doubler)를 설계 및 제작하였다. 주파수 체배를 위한 발진기의 기본 주파수를 유전체 공진기 (DR: Dielectric Resonator) 여파기와 능동소자 사이에서 얻음으로써 불요 고조파를 현저히 억압하였다. 발진기의 기본 주파수 신호는 고조파 신호를 억압하기 위한 부가적인 대역 통과 여파기가 필요치 않으며 곧바로 주파수 체배기의 입력단으로 인가되어 주파수 체배기의 입력 정합 회로가 간단하다. 측정된 발진기의 고조파 억압 특성은 -47.7 dBc이고 주파수 체배기를 이용하였을 때 24.0 GHz 에서의 기본 주파수 억압 특성은 -37.5 dBc이다. 위상 잡음 특성은 중심 주파수에서 10 KHz와 100 KHz 떨어진 곳에서 각각 -80.3 dBc/Hz와 -93.5 dBc/Hz이다.