Design and Implementation of ISDN System On a Chip

ISDN 시스템 통합 칩 설계 및 구현

  • 이제일 (한국전자통신연구원 네트워크기술연구소) ;
  • 황대환 (한국전자통신연구원 네트워크기술연구소) ;
  • 소운섭 (한국전자통신연구원 네트워크기술연구소) ;
  • 김진태 (한국전자통신연구원 네트워크기술연구소)
  • Published : 2001.12.01

Abstract

This paper describes a design and implementation of ISDN system on a chip which provides ISDN service and used to develop a low-price multimedia communication terminal. This ISDN SOC is an ISDN system control chip which has 32bit RISC processor, and it includes ISDN S interface transceiver, G.711 voice CODEC, PC interface for data communication, ISDN protocol which includes Q.931 call control protocol and internet protocol. It provides good solution to develope ISDN terminal equipment and ISDN terminal adaptor which connected with basic rate interface, because it minimize external peripheral devices.

본 논문은 ISDN(Integrated Services Digital Network)망에서 저가형 멀티미디어 통신 단말에 사용될 ISDN 시스템 통합 칩의 설계 및 구현에 관한 것이다. ISDN 시스템 통합 칩은 32비트 RISC 프로세서를 가진 단말용 ISDN시스템 제어 칩으로서, ISDN S 인터페이스 송수신기를 포함하는 ISDN 통신망 접속기능, G.711 음성 코덱 기능 그리고, 데이터통신을 위한 PC 인터페이스 기능을 포함하는 ISDN 통신 단말에 필요한 모든 하드웨어 기능과 Q.931 호 제어 프로토콜을 포함하는 ISDN 프로토콜 및 인터넷 프로토콜 등을 내장하고 있다. 따라서 외부 부착 소자들을 최소화하여, ISDN 기본 속도 인터페이스(BRI : Basic Rate Interface)에 접속되는 ISDN 단말장치 또는 ISDN 터미널 정합장치의 구성 시 최적의 솔루션을 제공한다.

Keywords