The Journal of Korean Institute of Communications and Information Sciences (한국통신학회논문지)
- Volume 26 Issue 6B
- /
- Pages.727-735
- /
- 2001
- /
- 1226-4717(pISSN)
- /
- 2287-3880(eISSN)
An Advanced ASIC Design of a RS Decoder for the 8-VSB ATV Standard
표준 8-VSB Advanced Television Standard의 개선된 RS Decoder ASIC 설계
Abstract
본 논문은 8-VSB Advanced Digital TV용으로 사용할 수 있도록 ATSC(Advanced Television Standard Committee)의 규약을 만족시키도록 구현한 Reed Solomon 디코더에 대하여 기술한다. 구현된 RS Decoder는 공유된 Tree 구조의 Arithmetic 블록을 사용하여 종래의 기술보다 더 효율적인 연산기 구조를 제안하였으며 빠른 에러 탐지와 정정 시간으로 인한 FIFO의 사용갯수와 Latency Time을 크게 감소시킨 개선된 구조를 제안한다. 일반적으로 2N+A만큼의 Latency Time과 FIFO 개수를 N+A 만큼으로 감소시켰다. 이 RS 디코더는 Verilog HDL로 설계되었고 Synopsys Design Compiler에 의해 합성되었다.
Keywords