A Systematical Design of ADSL POTS Splitter Using Passive Devices

수동 소자를 이용한 ADSL POTS Splitter의 체계적인 설계

  • 박지만 (한국전자통신연구원 정회원) ;
  • 김진태 (한국전자통신연구원 정회원) ;
  • 소운섭 (한국전자통신연구원 정회원)
  • Published : 1999.06.01

Abstract

A systematic synthesis process is presented for the design of ADSL POTS splitters. It consists of a low-pass filter formed by a single-ended inductor, balanced inductor, and balance tightly coupled transformer. This three low-pass filters has been simulation. Simulation results show agreement of frequency characteristics. Therefore, POTS splitters using a commercial balance tightly coupled transformer are designed for the applications of ADSL system. The experimental results show that POTS splitter in the ADSL system has ripple decibel of less than $\pm$0.5 dB over a frequency range from 0.2 kHz to 3.4 kHz(or an audio band frequency) and delay distortion of less than 130 $mutextrm{s}$ over a frequency range from 0.6 kHz to 3.2 kHz.

ADSL POTS splitter를 설계하기 위한 체계적인 합성 과정을 제안하였다. 이들은 single-ended 인덕터, 균형 인덕터, 그리고 균형 밀결합 변압기 형태의 저역-통과 여파기로 구성된다. 이 3개의 저역-통과 여파기를 시뮬레이션한 결과, 주파수 특성이 일치함을 보여준다. ADSL 시스템에 적용하기 위해, 상업용 균형 밀결합 변압기를 이용하여 POTS splitter를 설계하였다. 그것을 실험한 결과, ADSL 시스템에서 POTS splitter가 0.2 kHz에서 3.4kHz까지의 주파수 범위에서(또는 음성 대역 주파수에서) $\pm$0.5dB보다 작은 리플 데시벨과 0.6 kHz에서 3.2kHz까지의 주파수 범위에서 130 $\mu\textrm{s}$보다 작은 지연 왜곡을 가진다는 것을 알았다.

Keywords

References

  1. IEEE Journal on selected areas in communications v.13 no.9 ADSL and VASDL splitter design and telephony performance John Cook;Phil Sheppard
  2. ANSI. T1. 413 Asymmetric digital subscriber line(ADSL), metallic interface specification
  3. Eletronic Filter Design Handbook v.12 A. B. Williams
  4. filter teroryand design: active and passive v.6 A. S. sedra;P. O. Brackett
  5. Analog Filter Design M. E. valkenburg
  6. Circuit Theory Fundamenatals and Applications v.10 A. Budak
  7. ADSL transceiver advance information