비디오 신호처리용 저전력 아날로그 디지털 변환기

Low-power Analog-to-Digital Converter for video signal processing

  • 조성익 (현대전자 메모리 연구소 정회원) ;
  • 손주호 (전북대학교 전자정보공학부 정회원) ;
  • 김동용 (전북대학교 전자정보공학부 정회원)
  • 발행 : 1999.08.01

초록

본 논문에서는 파이프라인드 방식의 빠른 변환 속도와 축차 비교 방식의 저전력 구조를 이용하여 고속, 저전력 아날로그 디지털 변환기를 제안하였다. 제안된 구조의 변환 방법은 축차 비교 방식의 변환에서 비교기를 파이프라인드 구조로 연결하여 홀드된 주기에 비교기의 기준 전위를 전 비교기의 출력값에 의해 변환하도록 하여 고속 동작이 가능하도록 하였다. 제안된 구조에 의해 비디오 신호처리가 가능한 10MS/s 아날로그 디지털 변환기를 0.8$\mu\textrm{m}$ CMOS공정으로 HSPICE로써 시뮬레이션하였다. 6비트 아날로그 디지털 변환기는 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT측정한 결과 37dB의 SNR을 얻을 수 있었으며, 전력 소모는 1.46mW로 측정되었다. 8비트 아날로그 디지털 변환기는 INL/DNL은 각각 $\pm$0.5/$\pm$1이었으며, 100kHz 사인 입력 신호를 10MS/s로 샘플링 하여 DFT 측정하였을 때 SNR은 41dB를 얻을 수 있었고, 전력 소모는 4.14mW로 측정되었다.

In this paper, the High-speed, Low-power Analog-Digital Conversion Archecture is porposed using the Pipelined archecture for High-speed conversion rate and the Successive-Approximation archecture for Low-power consumption. This archecture is the Successive-Approximation archecture using Pipelined Comparator array to change reference voltage during Holding Time. The Analog-to-Digital Converter for video processing is designed using 0.8${\mu}{\textrm}{m}$ CMOS tchnology. When an 6-bit 10MS/s Analog-to-Digital Converter is simulatined, the INL/DNL errors are $\pm$0.5/$\pm$1, respectively. The SNR is 37dB at a sampling rate of 10MHz with 100KHz sine input signal. The power consumption is 1.46mW at 10MS/s. When an 8-bit 10MS/s Analog-to Digital Converter is simulatined, the INL/DNL errors are $\pm$0.5/$\pm$1, respectively. The SNR is 41dB at a sampling rate of 100MHz with 100KHz sine input signal. The power consumption is 4.14m W at 10MS/s.

키워드

참고문헌

  1. IEEE J. Solid-State Circuits v.31 no.7 A 175MS/s, 6b, 160mW 3.3v CMOS A/D Converter Raf Roovers;Member;IEEE;Michiel S. J. Steyaery;Senior Member;IEEE
  2. IEEE J. Solid-State Circutis v.31 no.12 A 12-b, 10-MHz, 250-mv CMOS A/D Converter Gil-Cho Ahn;Hee-Cheol;Shin-II Lim;Seung-HooLee;Chul-Dong Lee
  3. IEEE J. Solid-State Circuits v.25 no.3 An 8-b 1.3-MHz Succissive-Approximation A/D Converter KH.HADIDI;VINCENT S. TSO;Member;IEEE;GABOR C. TEMES;Fellow Member;IEEE
  4. IEEE J. Solid-State circuits v.25 no.1 An 8-bit 20-MS/s CMOS A/D Converter with 50-mW Power consumption SHIRO HOSOTANI;TAKAHIRO MIKI;ATSUSHI MAEDA;NOBUHARU YAZAMA
  5. IEEE J. Solid-State Circutis v.30 no.5 A CMOS Transistor-Only 8-b 4.5-Ms/s Pipelived Analog-to-Digital Converter Using Fully-Differenteal Current-Mode Circuit Techni-ques Chung-Yu;Member;IEEE;Chih-Cheng Chen;Student Member;IEEE;Jyh-Jer Cho
  6. 대한전자공학회 논문지 v.34 no.8 스위치드-캐패시터 기술을 이용한 알고리즘 아날로그-디지틀 변화기 설계 하장용;박종태;유종근
  7. IEEE 2nd Analog VLSI Workshop Proccedings A Low Power Transistor-Only CMOS Current-Mode A/D Converter Architecture Nasirul CHOWDHURY;Hassan ELWAN;Mohammed ISMAIL
  8. 대한전자공학회논문지 v.33 no.6 고정밀 CMOS Sample-and-Hold 증폭기 설계 기법 및 성능 비교 최희철;장동영;이승훈;이승훈
  9. IEEE J. Solid-State Circuits v.28 no.4 A Current-Controlled Latch Sense Amplifier and a static Power-Saving Input Buffer for Low-Power Architecture Tsuguo Kobayashi;Kazutaka Norgami;Tsu-kasa Shirotori;Yukihiro Fujimopto
  10. 대한전자공학회논문지 v.34 no.12 10비트 CMOS Algorithmic A/D변환기를 위한 저전력 MDAC 회로 설계 이재엽;이승훈
  11. 대한전자공학회논문지 v.34 no.12 저전력용 CMOs 비교기의 시스템 응용을 위한 옵셋 전압 최소화 기법 곽명보;이승훈;이인환