실리콘 산화막 전류의 두께 의존성

Thickness dependence of silicon oxide currents

  • 발행 : 1998.06.01

초록

LPCVD 방법으로 실리콘 산화막 두께 10nm에서 80nm인 MOS를 제작하였다. 그리고 스트레스 전계 산화막 전류의 두께 의존성을 조사하였다. 산화막 전류는 스트레스 전류와 전이전류로 구성되어 있음을 보여 주었다. 스트레스 전류는 스트레스 유기 누설전류와 직류전류로 이루어졌으며 산화막을 통하는 트립 어시스트 터널링으로 행해진다. 전이전류는 계면에서 트랩의 터널링 충전과 방전에 의해 이루어진다. 스트레스 전류는 산화막 전류의 두계 한계를 평가하는데 이용되고 전이전류는 기억소자에서 데이터 유지에 사용된다.

The thickness dependence of stress electric filed oxide currents has been measured in oxides with thicknesses between 10 nm and 80 nm. The oxide currents were shown to be composed of stress current and transient current. The stress current was composed of stress induced leakage current and dc current. The stress current was caused by trap assisted tunneling through the oxide. The transient current was caused by the tunneling charging and discharging of the trap in the interfaces. The stress current was used to estimate to the limitations on oxide thicknesses. The transient current was used to the data retention in memory devices.

키워드

참고문헌

  1. IEEE Electron Device Lett. v.14 T. Izawa
  2. IEEE Trans. Electron Devices v.42 M. Ono;M. Saito;T. Yoshitomi;C. Fienga;T. Ohguro;H. Iwai
  3. J. Vac.Sci. Tech. v.20 J. Maserjian;N. Zamani
  4. IEDM Dig. Tech K. Naruke;S. Taguchi;M. Wada
  5. IEEE Trans. Electron Devices v.43 M. Depas;T. Nigam;M. M. Heyns
  6. Appl. Phys. Lett. v.67 H. Satake;A. Toriumi
  7. Solid State Electronics v.38 R.S. Scott;D.J. Dumin
  8. IEEE Trans. on Electron Devices v.43 R.S. Scott;D.J. Dumin
  9. Solid State Electron. v.39 N.A. Dumin;K.J. Dickerson;D.J. Dumin;B.T. Moore