한국통신학회논문지 (The Journal of Korean Institute of Communications and Information Sciences)
- 제15권2호
- /
- Pages.88-97
- /
- 1990
- /
- 1226-4717(pISSN)
- /
- 2287-3880(eISSN)
멀티프로세서 시스템 구성을 위한 시스템 버스의 설계 및 성능평가에 관한 연구
A Study on the Design and the Performance Evaluation of System Bus for a MC 68000Based Multiprocessor System
초록
時分割 버스 구조를 갖는 멀티프로세서 시스템의 단점을 보완하기 위하여 각 PE의 로칼메모리를 다른 PE가 직접 액세스하는 것이 가능하도록 시스템 버스를 提案하였다. 이를 위하여 이중 입출 메모리 콘트롤러와 중재기를 설계하였으며 이를 이용한 멀티프로세서 시스템의 具現例를 보였다. 性能評價를 위하여 SPN에 의한 모델링과 부하율에 따른 processing power, 效率 및 시스템 버스의 이용율을 측정하였다.
In this paper, DPA bus is proposed for implementation of MC 68000 based tightly-coupled multiprocessor system. The DPMC and arbiter are designed that the local memory of each PE can accept memory request both from a local processor and from the system bus. The performance of the proposed system bus is evaluated by Stochastic Petri Net(SPN) system modeling. The processing power, the efficiency, and the utilization of system bus are simulated for various load factors.
키워드