한국통신학회논문지 (The Journal of Korean Institute of Communications and Information Sciences)
- 제10권4호
- /
- Pages.175-183
- /
- 1985
- /
- 1226-4717(pISSN)
- /
- 2287-3880(eISSN)
Dataflow 연산에 의한 FFT 앨고리즘의 구성
Structuring FFT Algorithm for Dataflow Computation
초록
Dataflow컴퓨터는 프로그램이 고도의 병렬성을 갖고 수행될 수 있어 von-Neumann 기계 이상으로 계산처리 능력을 향상시키게 된다. 본 논문에서는 FFT Butterfly 앨고리즘을 구성하여 dataflow시뮬레이션을 통하여 수행하였다. 또한 이 앨고리즘을 dataflow 연산으로 수행시킬 때에 프로그램 수행속도 증가비를 구하여 연산 속도를 향상시킬 수 있음을 보였다.
Dataflow computers exhibit a high degree of parallelism which can not be obtained easily with the conventional von-Neumann architecture. Since many instructions are ready for execution simultaneously, concurrency can be easily achieved by the multiple processors modified the dataflow machine. This paper describes a FFT Butterfly algorithm for dataflow computation and evaluates the performance by the speed up factor of that algorithm through the simulation approach by the time-accelation method.
키워드