## Acoustoelectric 기억 콘벌버를 이용한 정합필터

## Matched Filter Using Acoustoelectric Memory Convolver

| *  | 최 | 영 | 호 | (Young Ho, Choi)   |
|----|---|---|---|--------------------|
| *  | 정 | 영 | 자 | (Young Jee, Chung) |
| ** | 황 | 금 | 찬 | (Keum Chan, Whang) |

#### ABSTRACT

A surface acoustic wave signal processing device using the silicon surface state is presented and shown capable of storing a reference signal and later correlating another signal with the stored reference. The device memory consists of the storage of the spatial 2k pattern of an acoustic wave as stored charges in the surface state of silicon surface.

Results of experiments are presented which characterize the operation of device. Simplified models for charging process and nonlinear acoustoelectric interactions based on consideration of single surface state at the surface of silicon.

The validity of simplified model has been qualitatively confirmed with experimental results and the application of this device to a programmable matched filter of communication is considered.

#### I.서 론

탄성표면파 콘벌버에는 압전물질의 압전 비선 형성을 여용하는 탄성콘벌버와, 탄성표면파와 반 도체의 비선형 효과를 이용하는 음향전기(Acoustoelectric) 콘벌버가 있는데, 음향전기 콘벌버 는 1972년 W. C. Wang에 의하여 연구되었으며, 콘벌루션 출력이 탄성 콘벌버에 비해 훨씬 강하 다는 장점이 있어 활발히 연구된다.<sup>11, 31, 31, 41</sup> 그런 데 음향전기 콘벌버는 다음과 같은 결점에 의하 여 어답티브 (Adaptive) 정합필터로서의 사용범 위가 제한을 받는다. 첫째 음향전기 콘벌버의 적 분구간내에서 기준신호와 외부신호를 일치시키 기 위해서 정확한 Timing이 요구되며, 둘째, 음 향전기 콘벌버에 인가하는 두 신호중 한 신호를 기준신호에 대하여 시간반전하여야 한다. 따라서 음향전기 콘벌버의 결점에 대한 보완 책으로서 1970년대 중반이후 기준신호를 반도체 의 표면상태(Surface state)률 이용하여 반도체 표면에 한 신호를 저장시키는 기억 코릴레이터 에 관한 연구가 J.H. Cafarella 등에 의하여 진 행되고 있다."

본 論文에서는 압전물질인 Yz-LiNb0,위에 포 토리토그라피(photolithography) 方法으로 Al 중 착하여 SAW 지연선을 제작하고, 비저항을 10 Ω-cm인 n형 실리콘에 Surface State를 갖도록 하여 이를 SAW 지연선 위에 1500 Å의 一定한 공극을 유지하도록 장착하여 반도체의 Surface State를 利用한 기억 코릴레이터를 製作하여 소 자의 제목성을 조사하고자 하며 SS 통신방식에 서 코릴레이션 정합필터로 응용될 수 있음을 보 이고자 한다.

<sup>\*</sup>연세대학교 공과대학 전기공학과 \*\*연세대학교 공과대학 전기공학과 교수

Ⅱ. Surface State를 利用한 기억 코릴레이터 의 理論

```
2-1. AE 콘벌버의 動作原理
```

AE 콘벌버의 理論은 (그림 2)와 같은 선형필 터로 説明할 수 있다.



### (그림 1) 선형필터의 불럭선도 Fig. 1. Block diagram of linear filter.

(그림 1)의 선형필터에서 출력V<sub>0</sub>(t)는 식(1)과 같이 입력 V<sub>1</sub>(t)와 임펄스 응답 h(t)의 콘벌루 선으로 表示된다.

식(1)에서 만일 임펄스 응답 h(t)를 임의로 변화시킬 수 있으면, 어답티브(Adaptive) 선형필 터를 구성할 수 있다. 음향전기 콘벌버는 (그림 2)과 같이 광대역고주파의 신호를 한 소자내에 서 시간변이, 곱셈 및 적분연산을 연속적으로 아 날로그 형태로 처리함으로써 식(2)와 같이 콘벌 루션 출력을 얻을 수 있다.



(그림2) 음향전기 콘벌버의 동작원리

Fig. 2. Operation principle of acoustoelectric convolver.

(그림 2)과 같이 AE 콘벌버의 構造는 圧電物 質의 下面에 금속전국을 증착하고, 절연체인 압 전물질과 一定한 공국을 유지하도록 반도체 Strip을 장착한 MIS (Metal Insulator Semiconductor) 구조로서, 시간변이는 서로 반대방향으로 진행하는 SAW를 지연선의 양단에 증착된 두 IDT에서 여기함으로써 Vi과 Vi를 얻을 수 있고, 곱생연산은 두 IDT에서 여기된 SAW의 置界가 반도체 아래의 공국을 通하여 반도채와 결합됨 으로써 반도체의 비선형성에 의하여 구해진다. 그리고 반도체 내부에 여기된 신호는 반도체 위 에 증착된 전국에 의하여 전국의 길이 L에 대하 여 공간적으로 적분연산이 수행됨으로써 식(3)과 같은 콘벌루선 출력을 얻는다.

$$V_{oP}(t) = A \cdot \exp(j_{\omega}t) \int_{-L/2}^{L/2} V_1(t-z/v) \cdot$$

$$V_{z}(t+z/v) dz$$

$$V_{oP}(t) = \mathbf{A} \cdot \exp(j\omega t) \int_{-L/2}^{L/2} V_{1}(\mathbf{r}) \cdot \mathbf{V}_{oP}(t) \mathbf{V}_{oP}(t)$$

V<sub>1</sub>(21-r) dr ······(3) 여기서, L: 전국의 길이 V: SAW 속도

따라서 (그림 3)과 같이 반도채의 길이와 같 은 구형철스 변조된 두 입력신호 V<sub>1</sub>, V,를 지연 선 양단에 종착된 IDT에 인가하면, 전국의 길이, 즉 적분길이 내에서 인가한 두 신호의 접치는 부 분의 크기에 따라 콘벌루션 출력은 비례하여 증 가하며, 두 신호가 반도체 아래의 공국에서 완 전히 겹쳤을 때 콘벌루션 출력은 최대가 된다. 또한 전자적인 방법을 사용하여 입력신호를 임 의로 변화시킬 수 있으므로 AE 콘벌버는 어답 티브 선형필터를 구현할 수 있다.

#### 2-2. 기억 코릴레이터의 동작원리

반도체의 Surface State를 이용한 기억 코릴 레이터의 구조는 압전물질 위에 증착된 3개의 IDT와 압전물질의 표면 위에 일정한 공극을 유자 하도록 반도체를 설치한 구조로서, 2개의 IDT 는 중심주파수가 &이고, 1개의 IDT는 중심주파 수가 2&이다. 또한 반도체는 약 1500Å의 두께 로 산화막을 형성시킨 후, HF 용액으로 산화막 을 제거하고, 약 2주간 자연상태에서 얇은 산화 막을 형성시킨다. 즉 기억코릴레이터의 구조는



Fig. 3. Operation principle of memory correlator

(그림 3)와 같이 AE 콘벌버에 비해 중십주파수 가 2w인 IDT가 1개 더 설치되었으며, 반도체 표 면에 얇은 산화막을 형성시킨 구조이다.

기억 코릴레이터의 동작은 1) 입력신호 Vs 와 Writing 신호 Vz에 기인한 반도체 표면의 비선 형효과를 이용하여 반도체 표면에 입력 신호의 진폭에 비례하는 공간전하분포를 형성함과 동시



에 저장시키는 과정과, 2)또 다른 입력신호인 Read Out 신호를 인가하였을 때, 반도채 위에 증착된 전극의 길이에 따라 반도체의 비선형효 과 및 공간적인 적분연산에 의해 저장된 신호와 Read Out 신호와의 코릴레이션을 얻는 2가지 과정으로 구분되다.

먼저 저장되는 과정은 입력신호 Vs와 짧은 될 스인 Writing 신호를 압전물질 양단에 증착된 중 심주과수 w인 두 IDT에 여기하면, 두 IDT에서 SAW가 여기되며 서로 반대방향으로 진행하며, 이는 반도체 아래의 공극을 지날 때, 반도체 표 면의 전하와 결합되며, 반도채의 비선형효과에 의하여 입력신호 Vs와 짧은 펄스인 Writing신호 Vw 두 신호의 곱셈연산이 행하여짐과 동시에 반 도체의 Trap에 의하여 공간적으로 2배 압축된 과형이 저장된다.

그리고 Read Out 과정은 또 다른 입력 신호인 Read Out 신호 V+을 중심주과수 2ω인 IDT 에 인가하면 SAW가 여기되어 진행하며, 이는 반 도체 아래의 공극에서 반도채의 비선형효과 및 공간적인 적분연산에 의하여 반도체 표면에 저 장된 신호와 코릴레이션 출력을 얻을 수 있다. 이와같은 기억 코릴랜이터의 동작원리를 블럭

· 이과실근 기억 고실했어티기 중적권니를 들억 선도로 표시하면 (그림4)와 같다.



(그림4) 기억 코릴레이터의 불력선도 Fig. 4. Block diagram of memory correlator

2-2. Memory Effect

(그림 3)에서 입력신호 V<sub>s</sub>와 Writing 신호 V<sub>α</sub> 률 압전불질 양단에 중착된 두 IDT에 여기하면, SAW가 여기되어 서로 반대방향으로 진행한다. 이 두 SAW는 식(4)와 같이 진행하는 방향에 수 작인 전제 φ<sub>s</sub>(t, z)과 φ<sub>w</sub>(t, z)을 갖는다.

$$\phi_{s}(t, z) = V_{s}(t-z/v) \sin(\omega t-kz)$$
  
$$\phi_{w}(t, z) = V_{w}(t+z/v) \sin(\omega t+kz) \cdots \cdots \cdots (4)$$

시 (4)와 같은 전재를 갖는 두 SAW가 반도체 아래의 공국에서 설악될 때, Peturbation 에 의 하면 반도체 표면에 first order 전하분포와 Second order 전하분포를 갖는데, first order 전 하분포는 SAW의 전폭에 대하여 선형이므로 단 순히 두 입력선호에 따르는 전하분포의 합으로 표시되며, Second order 전하분포는 두 입력선 호의 꿈으로 표시되는 Second order의 자유전자 및도 ngc가 시간과 공간에 대하여 식 (5)로 나타 당나.

$$\begin{split} \mathbf{n}_{\mathbf{z}\mathbf{c}}\left(\mathbf{t},\mathbf{z}\right) &= \mathbf{K}_{\mathbf{n}} \bullet \boldsymbol{\phi}_{\mathbf{s}}\left(\mathbf{t},\mathbf{z}\right) \bullet \boldsymbol{\phi}\left(\mathbf{t},\mathbf{z}\right) \\ &= \mathbf{K}_{\mathbf{n}} \bullet \mathbf{V}_{\mathbf{s}}\left(\mathbf{t} + \mathbf{z}/\mathbf{v}\right) \bullet \mathbf{V}_{\boldsymbol{\omega}}(\mathbf{t} + \mathbf{z}/\mathbf{v}) \\ &\quad \bullet \sin\left(\boldsymbol{\omega}\mathbf{t} - \mathbf{k}\mathbf{z}\right) \bullet \sin\left(\boldsymbol{\omega}\mathbf{t} + \mathbf{k}\mathbf{z}\right) \\ &= \mathbf{K}_{\mathbf{n}} \bullet \mathbf{V}_{\mathbf{s}}\left(\mathbf{t} - \mathbf{z}/\mathbf{v}\right) \bullet \mathbf{V}_{\boldsymbol{\omega}}(\mathbf{t} + \mathbf{z}/\mathbf{v}) \\ &\quad \bullet \left\{\cos\left(2\mathbf{k}\mathbf{z}\right) - \cos\left(2\boldsymbol{\omega}\mathbf{t}\right)\right\} \dots \dots (5) \end{split}$$

식 (5)에서 자유전자빌도 n<sub>xe</sub>는 반도채 예서의 Single Surface State로 가정하였을 때의 자유 전자빌도를 나타내며, 어때 Trap되는 전자밀도 n,는 식 (6)으로 주어진다.

$$\begin{split} \mathbf{u}_{t}(\mathbf{t}, \mathbf{z}) &= \mathbf{N}_{t} \int_{0}^{t} \mathbf{u}_{2C}(\mathbf{t}', \mathbf{z}) / \mathbf{n}_{0} \cdot \exp \\ &= \left( (\mathbf{t}' - \mathbf{t}) / T \right) \, d\mathbf{t} / T \\ &= \mathbf{N}_{t} \int_{0}^{t} \mathbf{K}_{n} \cdot \mathbf{V}_{s} (\mathbf{t}' - \mathbf{z} / \mathbf{v}) \cdot \mathbf{V}_{\omega} (\mathbf{t}' + \mathbf{z} / \mathbf{v}) \\ & \cdot \left( \cos \cdot 2\mathbf{k} \mathbf{z} - \cos \ 2\omega \mathbf{t}' \right) \\ & \cdot \exp \left\{ - (\mathbf{t}' - \mathbf{t}) / T \right\} \, d\mathbf{t} / T \cdots \cdots (6) \end{split}$$

여가서, N, : 비어있는 Trap의 수 n<sub>o</sub> : 기준 사유전자밀도 T : Surface State의 시정수

학원, 
$$r = t + z/v 문 변화하면, 적 (6) 입,$$
  
 $n_t (t, z) = N_t \cdot K_n/n_a \cdot f_a^{+} V_s (z - 2z/v)$   
 $\cdot V_{\omega}(z) \cdot (\cos 2kz - \cos 2\omega t)$   
 $(z) \cdot \exp\{-\{(t - z - z/v)/T\}\} dz/T \cdots (7)$ 

가 되며, 적 (元)에져 Writing 전호 Vip가 &(t)에

$$\mathbf{n}_{t}(\mathbf{t}, \mathbf{z}) = \mathbf{N}_{t} \cdot \mathbf{K}_{n} / \mathbf{n}_{0} \cdot \mathbf{V}_{s} (-2\mathbf{z}/\mathbf{v})$$
  
 
$$\cdot \cos 2k\mathbf{z} \cdot \exp \left[ -\left\{ (\mathbf{t} - \mathbf{z}/\mathbf{v})\mathbf{T} \right\} \right] \cdots \cdot (8)$$

식 (7)에서 cos 2wt는 적분과성에서 평균값이 0이므로 제거되어 석 (8)과 같이 공간적으로 2배 압축된 입력진호의 과형이 반도체 표면에 저장 된다.

#### 2-3. Read Out Processing

약결에서와 같이 반도체 표면에 공간적으로 2 배 압축된 신호를 저장시키고 또 다른 입력신호 인 Read Out 신호를 중심주파을 2∞인 IDT에 안 가하면, SAW가 여기되어 진행하며 진행하는 번 향에 수직인 선계 **φ**<sub>r</sub>(t, z) = V<sub>0</sub>(1 · z/v) sin(2ωt · 2kz)를 가지며, 반도체 여러금 프로운 적군 때, 파도체약 미러신도 하게 보고 프로운 적군 에 적장된 신호와 물질한 관심 운영된다.

$$\phi_{sc}(t, z) = K_v \bullet \phi_r(t, z) \bullet n_t(t, z)$$
  
=  $K_v \bullet V_{\omega}(t - z/v) \bullet \sin(2\omega t - 2kz)$   
•  $n_t(t, z)$  ......(9)

·여기서, K, : 비신형 계속

그리고 유생인간의 수행됨과 동자네 승각된 한 국의 전하에 따라 공간적인 적분연산에 그러져 반도체에 지정되 성호와 Read Out 성포와된 코 릴레이션 출리를 얻을 수 있다. 이때 가면 고릴 레이터의 개최로 전압을 심해과 같다.

$$V_{0C}(t) = \frac{\int_{z=0}^{z=1} \int_{y=w-2}^{y=w-2} Y_{s} \star \phi_{sc}(t,z) dz dy}{\int_{z=0}^{z=1} \int_{y=b-2}^{y=w-2} Y_{s} dz dy}$$
(10)

여기서, L : 반도체의 길이 W : IDT의 목 b : 반도체의 속 Y, : 반도체 표면의 어드미턴스

· 한편, 작 (@예적 질리콘의 어드며턴스 Ys는일 정치므로 작 (9) 등 대입하며,

$$\begin{split} \nabla_{tor}(t) &\leq (W/b) \bullet \frac{1}{L} \bullet \int_{0}^{t} K_{y} \bullet \nabla_{\pmb{\omega}}(t-z/v) \\ &\bullet \sin(2\omega) - 2kz) \bullet p_{v}(t,z) \cdot dz \\ &\simeq (\frac{W}{b}) \bullet \frac{1}{L} \bullet \int_{0}^{t} K_{y} \bullet \nabla_{\pmb{\omega}}(t-z/v) \end{split}$$

$$\begin{aligned} & \cdot \sin \left( 2\omega t - 2kz \right) \cdot \frac{N_1 K_n}{n_0} \cdot \\ & \cdot V_s \left( -2z/v \right) \cdot \cos \left( 2kz \right) \\ & \cdot \exp \left[ - \left( t_d/T \right) \right] dz \\ & = \left( \frac{W}{b} \right) \cdot \frac{1}{L} \cdot K_n \cdot K_v \cdot \frac{K_v}{n_0} \cdot \exp \left[ - \left( t_d/T \right) \right] \int_0^1 V_s \left( -2z/v \right) \\ & \cdot V_\omega (t - z/v) \cdot \cos \left( 2kz \right) \\ & \cdot \sin \left( 2\omega t - 2kz \right) dz \cdots (11) \end{aligned}$$

이 되며, cos(2kz) • sin(2ωt-2kz) 은 삼각함수 의 합과 적의 공식에 의해,

가 되고, 식 (12)에서 첫번째 항은 적분시 평균 값이 0이므로 제거되어 식 (11)은 식 (13)이 된다.

$$V_{oc}(t) = \left(\frac{W}{b}\right) \cdot \frac{1}{L} \cdot N_{t} \cdot K_{n} \cdot K_{v}/n_{o}$$
  

$$\exp\left(-\left(t_{d}/T\right)\right) \sin\left(2\omega t\right)$$
  

$$\cdot \int_{0}^{L} V_{s}\left(-2z/v\right) \cdot V\left(t-z/v\right) dz \cdots$$
(13)

식 (13)의 적분항에서 V<sub>60</sub>(t-z/v) ⇒V<sub>r</sub>(t-z/v) 이띠 r-z/v의 변환에 의해,

$$\int_{0}^{L} V_{s}(-2z/v) \cdot V_{av}(t-z/v) dz$$
  
= 
$$\int_{0-L/v}^{0} V_{s}(2r) \cdot V_{r}(t+r) dr = R_{sr}(t) \dots (1)$$

이 된다. 따라서 식 (14는 또 다른 입력신호인 Read Out 신호와 반도체 표면에 저장된 신호와 의 코릴레이션 함수이며, 이는 시간적으로 2 배 압축된 형태임을 알 수 있다. 즉 반도체 표면에 입력신호 V<sub>s</sub>(t) 폭의 반인 형태로 저장된 신호 와 Read Out 신호의 코릴래이션 출력이다.

그리고 코드화된 디지탈 신호를 입력 신호의 가장 짧은 코드의 폭과 같거나 더 짧은 폭을 갖 는 Writing 신호를 SAW 지연선 양단에 각각 인 가하고, 또 다른 입력신호인 Read Out 신호를 시간적으로 2배 압축하여 코드화된 신호를 인가 함으로써 오토코릴레이션 출력을 얻을 수 있으 므로 SS 통신방식에서 정합필터로 응용될 수 있다.

#### 표. 실험 및 결과 고찰

# 3-1. Surface State를 갖는 실리콘 시편의 제작

실리콘에서 Surface State 는 산화막과 실리콘 사이에 존재하는데, 실리콘에 산화막을 형성하 는 과정은 전조하거나 증기를 사용한다. 그러나 이와같은 방법을 사용하여 산화막을 형성할 경 우 Surface State가 약화되므로 HF용액을 사용 하여 산화막을 제거하고, 증류수로 표면을 세척 한 후, 실내온도(300 K)에서 자연적으로 얇은 산화막(~40Å)의 일정한 공국을 유지하도록 5µm 의 지지대를 포토리토그라피 방법으로 제작하였 다.

이와같이 제작한 실리콘 시편의 세원은 다음 과 같다.

실리콘 시편의 제원 실리콘의 비저항율 : n형 10Q-cm 실리콘의 크가 : 20×6×0.4mm (길이×푹×두깨) SiO,막 두께 ; 10~40Å

3-2, 기억 코릴레이터의 제작 및 측정

압전물질인 YZ-LiNbO<sub>3</sub>의 양단에 입력신호와 Writing 신호를 인가하기 위하여 중심주파수 50 MHz인 IDT와 Read Out 신호를 인가하기 위하 여 YZ-LiNbO, 한편에 중심주파수 100MHz 인 IDT 를 포토리토그라피 방법으로 AI 증착하여 SAW 지연선을 제작한 후, SAW 지연선의 음 향경로(Acoustic Path) 위에 1500Å의 일정한 공 극을 유지하도록 앞철에서 제작한 실리콘 시편 을 장착하여 (그림5)과 같은 기억 코릴레이터 를 제작하였다.



(그림5) 기억 코릴레이터의 구조 Fig.5. The Structure of memory correlator

(그림 5)과 같이 제작한 기억 코릴레이터를 (그림 6)과 같이 측정희로를 구성하여 50MHz 로 펄스변조된 신호를 SAW 지연선 양단에 증 착된 중심주과수 50MHz인 IDT에 인가하여 실리 론 표면에 공간적으로 2배 압축된 파형을 저장

시키고, 100MHz로 펄스변조된 Read Out신호를 입력신호에 대하여 약 54µsec 시간지연시켜 중 심주파수 100MHz IDT에 인가하여 얻은 코릴레 이션 출력은 (그림7)과 같다.



(그림6) 측정회로 Fig.6. Measurement circuit









Ver. 5V/div. Hor. 10µ sec/div Ver. 5V/div. Hor. 10µ sec/div.

#### Acoustoelectric 기억 콘벌버를 이용한 정합필터



Ver. 20mV/div. Hor. #sec/div.

(a) 50MHz로 펄스변조된 입력신호 및 Writing 신호



Ver. 10mV/div, Hor, 10µ sec/div.

(b) 100MHz로 걸스변조된 Read Out 신호 (c) 코릴레이션 출력

(그림7) 입력신호 및 코릴레이션 출력 Fig. 7. Input signals and correlation output,

3-3. 실험 결과 및 고찰

기억 코릴레이터를 제작하여 그 특성을 축정 하기 전에 먼저 SAW 지연선 양단에 증착된 중



Ver. 5V/div. Hor. 10µ sec/div.

심주파수 50MHz로 펄스변조된 신호를 인가하여 (그림8)와 같이 콘벌루션을 얻었다.



Ver. 20mV/div. Hor. 10µ sec/div.



(그림 8)와 같이 콘벌루션 출력은 입력신호와 지연된 신호의 중앙에 위치함을 알 수 있는데, 이는 SAW 지연선 중앙에 실리콘이 장착되어 있 음을 뜻한다. 또한 (그림 8)에서 앞 부분에 Feedthrough가 발생하였는데, 이는 접지를 잘하여 줌으로써 제거시킬 수 있다. 이와같이 50MHz로 펄스번조된 신호를 입력신호 Vs와 Writing 신호 로서 인가하면, 실리콘 표면에는 입력신호 Vs 가 저장되며, 입력신호 Vs에 대하여 또 다른 입 력신호인 Read Out 신호를 약 20µ sec 및 148 µ sec 시간지연시켜 인가할 경우 (그림 9 )과 같 이 코릴레이션 출력에 차이가 있음을 알 수 있 다.

19

#### 韓國音響學會誌 3 巻 2 號(1984년)





Ver. 10mV/div. Hor. 10µ sec/div.





(그림 9) 기억 코릴레이터의 감소특성 Fig. 9. Decay characteristic of memory correlator.

(그림 9)과 같이 코릴레이션 출력을 또 다른 입력신호인 Read Out 신호가 인기된 적산해 따 라 변화하는데, 입력신호에 대한 Read Out 신호 의 시간지연과 코릴레이션 출락의 비는 (그림10) 과 같이 지수함수적으로 간소하므로 적 433과 일 치함을 알 수 있다. 그런데 레이다시스템에서 너 장시간이 약 Imsec이면 실용가능한 소자로서 응 용될 수 있다. 따라서 기억 코릴레이터의 반도 제 표면에 합력신호가 저장되는 시간이 약 1m See리그만, 입의의 사간에서 코릴레이션 출력을 약을 수 있으므로 실용가능한 소자이다. 그렇게 본 연구에서 제작한 기억 코릴레이터

- 바 제상시간은 약 1msec 임을 알 수 있다.





또한 Writing 신호와 또 다른 입력신호인 Read Out 신호에 대하여 코릴레이션 출력은 (그림

11)와 같이 선형적으로 변화하여 앞의 이론파 근사적으로 일치한다.



Fig. 11. Input signals vs correlation output

이와갈이 재작된 기억 코릴레이터를 실제로 사용하기 위해서는 실리콘에 저장된 신호를 쉽게 지울 수 있어야 한다. 고로 쉽게 지울 수 있는 방법으로 빛을 투사하는데 (그림 12)는 이를 표 시한다.



Ver. 20mV/div. Hor. 10µ sec/div.

(그림 12) 저장된 신호의 소거 Fig. 12 Erasing of stored signal, 그리고 입력신호를 PN 코드 발진기를 사용하 여 코드화시켜 인가할 경우 Writing 신호는 코드 화된 입력신호 코드의 가장 짧은 폭보다 짧거나 같은 폭의 신호를 인가함으로써 입력신호를 저 장시키며, 또 다른 입력신호인 Read Out 신호도 코드화된 신호를 인가함으로써 오토코릴레이션 을 얻을 수 있으므로, 통신방식에서 오토코릴레 이션 정합필터로 응용될 수 있음을 제시하였다. 그러나 이와같은 방법은 기억 메카니즘이 시간 이 경과함에 따라 불안정하므로 안정된 기억 메 카니즘에 관한 연구가 요구된다.

#### Ⅳ. 결 뽄

압전물질인 YZ-LiNbO, 위에 포토리토그라피 방법으로 Al 중착하여 탄성표면과 지연선을 제 작하고, 비저항율 10Ω-cm 인 n형 실리콘을 약2 주간 대기중에서 40Å의 산화막을 형성함으로써 Surface State 를 갖는 실리콘 시편을 제작한 후, 이를 탄성표면과 지연선 위에 1500Å의 일정한 공극을 유지하도록 장착하여 반도체의 Surface State 를 이용한 기억 코릴레이터를 제작하였다. 이 기억 코릴레이터에 입력신호와 Writing 신 호물 인가하여, 반도체 표면에 공간적으로 2 배 압축된 입력신호의 과형을 저장하고, 여기에 공 간적으로 2배 압축된 신호인 Read out 신호를 인가하여 코릴레이션 출력을 얻었다. 이때 반도

21

체의 Surface State를 이용하여 반도체 표면에 저장된 신호의 감소특성은 이론치와 같이 지수. 함수적으로 감소하였으며, 입력신호가 반도체표 면에 저장되는 시간은 약 Imsec로 나타났다. 이 와같이 반도체 표면에 신호를 저장함으로써 입 의의 코드를 가진 외부신호가 인가되었을 경우 동기(Synchronization)이 필요없이 코릴레이션을 얻을 수 있다. 또한 반도체 표면에 저장할 신호 의 코드를 임의로 변화시키기 위해서는 저장된 신호를 쉽게 지울 수 있어야 하는데, 어는 빛, 또는 레이저로 쉽게 지울 수 있음을 보였다.

그러므로 코드화된 입력신호와 짧은 - 필스인 Writing 신호를 탄성표면과 지연선에 인가하여 실리콘 표면에 코드화된 신호를 저장시키고, 또 다른 입력신호인 Read Out 신호를 인가하면 동 기를 필요로 하지 않고 오토코릴레이션 출력을 얻을 수 있으므로 통신방식에서 오토코릴레이션 정합필터로 응용될 수 있음을 제시하였다.

감사의 말씀

본 연구는 한국과학재단의 1982년도 학술 연 구비 지원으로 이루어졌으며, 한국과학재단에 깊 은 감사를 드립니다.

## REFERENCE

- 황금찬, 최영호, 전계석, "SAW Convolver 를 이용한 스펙트럼 확산 통신방식에 관한 연구", 한국음향학회지, Vol. 1, No. 1, 1982. 1
- 김동윤, 김근묵, 황금찬, "AE 콘벌버의 재 작 및 그 응용에 관한 연구", 대한전기학회전 기재료 연구회 제12회 학술 발표회, 1982. 5
- L.O. Svaasand, "Interaction Between Elastic Surface Waves in Piezo-Electric Materials," Appl. Phys. Lett., Vol. 15, p. 30, 1969.
- C.F. Quate and R.G.B. Thompson," Convolution and Correlation in Real Time with Nonlinear Acoustics," Appl. Phys. Lett., Vol. 16, p. 494, 1970.
- M. Lukkala and G.S. Kino, "Convolution and Time Inversion Using Parametric Interaction of Acoustic Surface Waves," Appl. Phys. Lett., Vol. 18, p. 393, 1971.
- W.C. Wang, "Convolution of Surface Waves in a Structure of Semiconductor on LiNbO," Appl. Phys. Lett., Vol. 20, p. 389, 1972.
- K. C. Whang, "SAW PN Diode Memory Correlator," Ph.D Dissertation Polytechnic Institute of New York, 1979.
- J.H. Cafarella, Sc.D. Thesis, Department of Electrica Eng., M.I.T., Cambridge, Feb. 1975.
- 9. S.M. Sze, "Physics of Semiconductor Devices," Wiley-Interscience, 1969.