Proceedings of the Korean Institute of Information and Commucation Sciences Conference (한국정보통신학회:학술대회논문집)
- 2016.05a
- /
- Pages.683-684
- /
- 2016
High Speed Serial Communication SRIO Backplane Implementation for TMS320C6678
TMS320C6678기반의 고속 직렬통신용 SRIO backplane 구현
- Oh, Woojin (Kumoh National istitute of Technology) ;
- Kim, Yangsoo (Kistech) ;
- Kang, Minsoo (Kumoh National istitute of Technology)
- Published : 2016.05.25
Abstract
The up-to-date high-performance DSP or FPGA employs SRIO(Serial Rapid IO) as a high-speed serial communications. SRIO is an industry standard regulated upto Ver 3.1. In this study we developed a backplane having a transmission rate to 15Gbps based on a TI DSP. The back plane icould be used to High-speed video transmission, and will be adopted to connecting multiple DSPs for scalable architecture. This paper will discuss the design constraints for a high-speed communication and multiple-core operation.
최신의 고성능 DSP나 FPGA에서는 고속 직렬통신으로 SRIO(Serial Rapid IO)를 채용하고 있다. SRIO는 초고속 직렬 통신의 산업체 표준으로 현재 Ver 3.1까지 제정되어 있으며 본 연구에서는 TI사의 DSP를 기반으로 15Gbps급으로 전송속도를 갖는 Backplane을 개발하였다. 이를 기반으로 고속 영상전송 등이 가능하며, 다중 DSP를 연결하여 고속 연산에 적합한 scalable한 구조로 확장도 가능할 것이다. 본 논문에서는 고속 통신에 필요한 설계 기술을 검토하고 다중 연산 구조에 대하여 논의할 것이다.