Proceedings of the KIPE Conference (전력전자학회:학술대회논문집)
- 2015.11a
- /
- Pages.77-78
- /
- 2015
Analysis and Design of Passive Damping Circuit for Parallel-Connected Grid-tie Inverters
병렬 연결된 계통연계 인버터용 수동 댐핑 회로 분석 및 설계
- Ahn, Hyo-Min (Department of Electrical and Computer Engineering, Sungkyunkwan University) ;
- Sung, Won-Yong (Department of Electrical and Computer Engineering, Sungkyunkwan University) ;
- Ahn, Jung-Hoon (Department of Electrical and Computer Engineering, Sungkyunkwan University) ;
- Oh, Chang-Yeol (Department of Electrical and Computer Engineering, Sungkyunkwan University) ;
- Lee, Byoung-Kuk (Department of Electrical and Computer Engineering, Sungkyunkwan University)
- 안효민 (성균관대학교 전자전기컴퓨터공학과) ;
- 성원용 (성균관대학교 전자전기컴퓨터공학과) ;
- 안정훈 (성균관대학교 전자전기컴퓨터공학과) ;
- 오창열 (성균관대학교 전자전기컴퓨터공학과) ;
- 이병국 (성균관대학교 전자전기컴퓨터공학과)
- Published : 2015.11.27
Abstract
본 논문에서는 병렬 연결된 계통연계 인버터용 LCL 필터의 수동 댐핑 회로의 설계 및 분석을 진행한다. 인버터가 병렬연결 되었을 경우, 순환전류로 인한 LCL 필터 및 수동 댐핑 회로의 특성이 변하게 된다. 기존의 수동 댐핑 회로에 대한 연구는 주로 단일 인버터 구성을 기준으로 진행되었기 때문에 병렬 연결 된 인버터의 LCL 필터에 적용하기에 어려움이 있다. 따라서 본 논문에서는 병렬 연결된 수동 댐핑 회로를 포함한 LCL 필터의 특성을 분석하고 분석한 내용을 토대로 병렬 연결 된 LCL 필터의 수동 댐핑 회로를 설계한다.
Keywords