전력전자학회:학술대회논문집 (Proceedings of the KIPE Conference)
- 전력전자학회 2014년도 전력전자학술대회 논문집
- /
- Pages.516-517
- /
- 2014
LPN(Low Pass Notch) PLL 기법을 활용한 계통연계형 PCS에서의 LVRT 알고리즘 구현
Implementation of LVRT algorithm of Grid-Connected PCS with Low Pass Notch PLL Technique
- 신동설 (부산대학교 전기공학과) ;
- 이경준 (부산대학교 전기공학과) ;
- 김희제 (부산대학교 전기공학과) ;
- 이종필 (한국전기연구원) ;
- 김태진 (한국전기연구원) ;
- 유동욱 (한국전기연구원)
- Shin, Dongsul (Dept. of Electrical and Electronics Engineering, Pusan National University) ;
- Lee, Kyoung-Jun (Dept. of Electrical and Electronics Engineering, Pusan National University) ;
- Kim, Hee-Je (Dept. of Electrical and Electronics Engineering, Pusan National University) ;
- Lee, Jong-Pil (Korea Electrotechnology Research Institute (KERI)) ;
- Kim, Tae-Jin (Korea Electrotechnology Research Institute (KERI)) ;
- Yoo, Dong-Wook (Korea Electrotechnology Research Institute (KERI))
- 발행 : 2014.07.01
초록
태양광과 풍력발전 등 분산전원의 대용량 발전이 기존 계통에 미치는 영향이 커짐에 따라, 계통 전압의 안정적인 유지를 위해 필요한 지원이 계통에 연계되는 분산전원들에게 요구되고 있다. 특히나 Low Voltage Ride Through (LVRT) 시에는 계통에서 탈락되지 않는 것은 물론이고, 계통전압 회복을 돕기위해 무효전력을 주입해야 한다. 이러한 사고 상황에서 계통에서 탈락되지 않고 계속적인 계통지원을 위해서는 빠르고 정확한 위상 추종이 필수적이다. 본 논문은 고조파에 강인하고 응답특성이 우수한 Low Pass Notch (LPN) PLL 기법을 LVRT에 적용하여 이의 우수함을 확인한다.
키워드