Proceedings of the KIPE Conference (전력전자학회:학술대회논문집)
- 2013.11a
- /
- Pages.256-257
- /
- 2013
Comparison for Time Delay PLL and MDSOGI PLL method under distorted three-phase voltage
왜곡된 3상 전압에 대한 Time Delay PLL 및 MDSOGI PLL 비교
- Jo, Jongmin (Department of Electrical Engineering, Chungnam National University) ;
- Lee, Jaedo (Department of Electrical Engineering, Chungnam National University) ;
- Cha, Hanju (Department of Electrical Engineering, Chungnam National University)
- Published : 2013.11.15
Abstract
계통 연계형 시스템에서 왜곡된 입력전압에 대해서 기본파 전압의 크기, 주파수, 위상 등을 정확히 추종함으로써 계통과 시스템 간의 빠르고 정확한 동기화 과정은 매우 중요하다. 본 논문은 불평형 및 고조파를 포함한 3상 전압 조건에서 기본파 성분의 위상 추출을 위한 두 가지 기법인 Time Delay PLL과 MDSOGI PLL기법을 Matlab Simulink를 통해 모델링하고 비교 분석 하였다. 동기좌표계에서 발생되는 고조파 성분의 영향을 저감시키는 효과를 확인하고 그 특성을 비교하였다.
Keywords