Proceedings of the Korean Institute of Information and Commucation Sciences Conference (한국정보통신학회:학술대회논문집)
- 2013.05a
- /
- Pages.352-353
- /
- 2013
A 12bit 1MSps CMOS SAR ADC Design
12bit 1MSps CMOS 연속 근사화 아날로그-디지털 변환기 설계
- Choi, Seong-Kyu (Pukyong National University) ;
- Kim, Sung-Woo (Pukyong National University) ;
- Seong, Myeong-U (Pukyong National University) ;
- Ryu, Jee-Youl (Pukyong National University)
- Published : 2013.05.22
Abstract
본 연구에서는 12bit 1MSps 연속 근사화 아날로그-디지털 변환기(Analog to Digital Converter : ADC)를 설계하였다. 설계된 아날로그-디지털 변환기는 0.18um 1Metal 6Poly CMOS 공정을 이용하였고, Cadence tool을 이용하여 시뮬레이션 및 레이아웃 하였다. 시뮬레이션 결과 1.8V의 공급전압에서 전력 소모는 6mW였고, 입력 신호의 주파수가 100kHz 일 때, SNDR은 69.53dB, 유효 비트수는 11.26bit의 결과를 보였다.