Design of DC Matching Circuit for Active Replica LDO Regulator

능동 Replica LDO 레귤레이터를 위한 DC정합회로 설계

  • Yu, Jae-Young (Dept. of IT Applied System Engineering, Chonbuk National University) ;
  • Bang, Jun-Ho (Dept. of IT Applied System Engineering, Chonbuk National University) ;
  • Ryu, In-Ho (Dept. of IT Applied System Engineering, Chonbuk National University) ;
  • Lee, Woo-Choun (Dept. of IT Applied System Engineering, Chonbuk National University)
  • 유재영 (전북대학교 IT응용시스템공학과) ;
  • 방준호 (전북대학교 IT응용시스템공학과) ;
  • 유인호 (전북대학교 IT응용시스템공학과) ;
  • 이우춘 (전북대학교 IT응용시스템공학과)
  • Published : 2011.05.27

Abstract

본 논문에서는 PSRR특성을 향상할 수 있는 능동 Replica LDO레귤레이터 회로를 설계하였고, 능동 Replica LDO레귤레이터의 Replica단과 출력단에서 발생할 수 있는 DC전압 부정합을 최소화하기 위하여 DC정합이 가능한 전압제어회로를 설계하였다. 설계된 회로에서 DC정합을 위한 전압제어회로를 사용함으로써 PSRR 특성향상과 함께 안정된 출력특성을 얻을 수 있었다. HSPICE 시뮬레이션 결과, 5V 가변입력할 때, DC출력특성은 3V∼3.12V까지 일정한 값을 유지함을 알 수 있었으며 PSRR특성은 -28@10HZ로 확인되었다.

Keywords