PLL을 위한 Charge Pump 회로 설계 및 고찰

Design of Charge Pump Circuit for PLL

  • 황홍묵 (군산대학교 전자정보공학부) ;
  • 한지형 (군산대학교 전자정보공학부) ;
  • 정학기 (군산대학교 전자정보공학부) ;
  • 정동수 (군산대학교 전자정보공학부) ;
  • 이종인 (군산대학교 전자정보공학부) ;
  • 권오신 (군산대학교 전자정보공학부)
  • Hwang, Hongmoog (School of Electronic and Information Eng., Kunsan National University) ;
  • Han, Jihyung (School of Electronic and Information Eng., Kunsan National University) ;
  • Jung, Hakkee (School of Electronic and Information Eng., Kunsan National University) ;
  • Jeong, Dongsoo (School of Electronic and Information Eng., Kunsan National University) ;
  • Lee, Jongin (School of Electronic and Information Eng., Kunsan National University) ;
  • Kwon, Ohshin (School of Electronic and Information Eng., Kunsan National University)
  • 발행 : 2009.05.29

초록

통신기기에서 중요한 기술 중 하나인 PLL(Phase Locked Loop) 회로는 주기적인 신호를 원하는 대로, 정확한 고정점으로 잡아주는데 그 목적을 둔다. 일반적인 구조로 위상주파수검출기(Phase Frequency detector), 루프필터(Loop filter), 전압제어발진기(Voltage Controlled Oscillator), 디바이더(Divider)로 구성되어진다. 그러나 일반적인 PLL 구조로는 지터(jitter)가 증가하고 트랙(tracking) 속도가 느리다는 단점이 있다. 이를 보완하기 위해 루프필터 전단에 차지펌프(Charge pump) 회로를 추가하여 사용하고 있다. 본 논문에서는 CMOS를 이용한 PLL용 차지펌프를 설계하였다. 설계된 회로는 $0.18{\mu}m$ CMOS 공정 기술을 사용하여 CADENCE사의 Specter로 시뮬레이션 하였으며, Virtuso2로 레이아웃 하였다.

키워드