한국정보처리학회:학술대회논문집 (Annual Conference of KIPS)
- 한국정보처리학회 2009년도 추계학술발표대회
- /
- Pages.401-402
- /
- 2009
- /
- 2005-0011(pISSN)
- /
- 2671-7298(eISSN)
DOI QR Code
고속 곱셈연산을 위한 고속 4-2 compressor 설계
Design of a high-speed 4-2 compressor for fast multiplication
- Lee, Sung-Tae (Dept. of Electronics Engineering, Kangwon National University) ;
- Kim, Jeong-Beom (Dept. of Electronics Engineering, Kangwon National University)
- 발행 : 2009.11.13
초록
4-2 compressor는 곱셈기의 부분 곱 합 트리(partial product summation tree)의 기본적인 구성요소이다. 본 논문은 고속 연산이 가능한 4-2 compressor 구조를 제안한다. 제안한 회로는 최적화된 XORXNOR와 MUX로 구성하였다. 이 회로는 기존의 회로와 비교하였을 때 회로 구성에 필요한 트랜지스터수가 12개 감소하였으며, 지연시간이 32.2% 감소하였다. 제안한 회로는 Samsung 0.18um CMOS 공정을 이용하여 HSPICE로 시뮬레이션 하였다.
키워드