반도체 소자의 3차원 집적에 적용되는 through-Silicon-via (TSV) 배선의 구조형성

  • 임영대 (성균관대학교 나노과학기술원) ;
  • 이승환 (성균관대학교 나노과학기술원) ;
  • 유원종 (성균관대학교 나노과학기술원) ;
  • 정오진 (동부하이텍 공정개발팀) ;
  • 김상철 (동부하이텍 공정개발팀) ;
  • 이한춘 (동부하이텍 공정개발팀)
  • Published : 2008.11.19

Abstract

$SF_6/O_2$ 플라즈마 에칭을 통한 반도체 칩의 3차원 집적에 응용되는 through-silicon-via (TSV) 구조형성 연구를 수행하였다. Si via 형상은 $SF_6$, $O_2$의 가스 비율과 에칭이 되는 Silicon 기판의 온도에 의존함을 알수 있었다. 또한 Si via 형상에서 최소의 언더컷 (undercut) 과 측벽에칭 (local bowing) 은 black Si이 나타나는 공정조건에서 나타남을 확인하였다. 더 나아가 저온을 이용한 via 형성시 via 측벽에 형성되는 passivation layer와 mask의 성질이 저온으로 인해 high-aspect-ratio를 갖는 via를 형성할 수 있음을 알 수 있었다.

Keywords