0.18um CMOS 공정을 이용한 UHF 대역 RFID 태그 칩 설계

Design of a UHF-Band RFID Tag Chip Using a 0.18um CMOS Process

  • Kim, D.H. (Dept. of Electronics Engineering, University of Incheon) ;
  • Song, J.H. (Dept. of Electronics Engineering, University of Incheon) ;
  • Cho, Y.H. (Dept. of Electronics Engineering, University of Incheon) ;
  • Ko, S.O. (Dept. of Electronics Engineering, University of Incheon) ;
  • Yu, C.G. (Dept. of Electronics Engineering, University of Incheon)
  • 발행 : 2008.10.31

초록

본 논문에서는 UHF 대역 RFID 의 국제표준인 ISO/IEC 18000-6C 표준을 만족하는 태그 칩을 위한 저전력 고성능 아날로그 회로를 설계하였다. 설계된 아날로그 회로는 성능 테스트를 위해 메모리 블록을 포함하고 있으며, 태그의 인식률과 경제성을 위해 저 전력 및 칩 면적의 최소화에 중점을 두고 설계하였다. 설계된 UHF 대역 RFID 태그용 아날로그 회로는 0.24Vpeak의 RF 입력으로 동작이 가능하며, 칩 면적은 $552.5{\mu}m{\times}338.8{\mu}m$, UHF 대역 RFID 태그 칩에 적합한 작은 면적을 갖는다.

키워드