Proceedings of the Korean Institute of Information and Commucation Sciences Conference (한국정보통신학회:학술대회논문집)
- 2007.10a
- /
- Pages.830-833
- /
- 2007
An Efficient Test Method for a Full-Custom Design of a High-Speed Binary Multiplier
풀커스텀 (full-custom) 고속 곱셈기 회로의 효율적인 테스트 방안
- Moon, San-Gook (Mokwon University, Division of Information-Electronics-Image Engineering)
- 문상국 (목원대학교 정보전자영상공학부)
- Published : 2007.10.26
Abstract
In this paper, we implemented a
본 논문에서는 두 개의 17비트 오퍼랜드를 radix-4 Booth's algorithm을 이용하여 곱셈 연산을 수행하는 곱셈기에 대한 효율적인 풀커스텀 디자인에 대한 테스트 방법을 제안하였다. 클럭 속도를 빠르게 하기 위하여 2단 파이프라인 구조로 설계하였고 Wallace tree 부분의 레이아웃을 규칙적으로 하기 위해서 4:2 CSA(Carry Save Adder)를 사용하였다. 회로는 하이닉스반도체의 0.6-um 3-Metal N-well CMOS 공정을 사용하여 칩으로 제작되었다. 제안된 테스트 방법을 사용하여 관찰해야 하는 노드의 수를 약 88% 줄여 효율적으로 고장 시뮬레이션을 수행하였다. 설계된 곱셈기는 9115개의 트랜지스터로 구성되며 코어 부분의 레이아웃 면적은 약