Proceedings of the Korean Institute of Information and Commucation Sciences Conference (한국정보통신학회:학술대회논문집)
- 2007.10a
- /
- Pages.336-339
- /
- 2007
FPGA Implementation of Chaotic Signal Generator Using System generator
System Generator를 이용한 카오스 신호 발생기의 FPGA 구현
- Hur, Yong-Won (Donga University) ;
- Ha, Jeong-Woo (Donga University) ;
- Jang, Eun-Young (Donga University) ;
- Byon, Kun-Sik (Donga University)
- Published : 2007.10.26
Abstract
A chaos signal is used in all fields like engineering, a medical science and a biology very much, and study regarding the digital communication system that used a recent chaos signal is consisting actively. Applied a chaos signal in a digital communication system, and this paper designed six chaos signal generator to have been composed of by nonlinear equations as used System Generator, and implemented hardware to FPGA. Loaded bit stream to a FPGA board in order to verify this design to Hardware co-simulation from these results. Also, compared as investigated the maximum action frequency through timing analysis and resource of logic in order to evaluate performance of six chaos generator.
카오스 신호는 공학, 의학 그리고 생물학과 같은 모든 분야에서 많이 이용되고 있으며 최근 카오스 신호를 이용한 디지털 통신시스템에 대한 연구도 활발히 이루어지고 있다. 본 논문은 카오스 신호를 디지털 통신시스템에 적용할 목적으로 System Generator를 이용하여 비선형 방정식으로 구성된 6개의 카오스 신호 발생기를 설계하고 FPGA로 하드웨어를 구현하였다. 이 결과로부터 Hardware co-simulation으로 본 설계를 검증하기 위해 비트 스트림을 FPGA 보드로 로드하였다. 또한 6개의 카오스 발생기의 성능을 평가하기 위해 타이밍 해석을 통한 최대 동작 주파수와 사용한 로직의 resource량을 조사하여 비교하였다.