Proceedings of the Korean Information Science Society Conference (한국정보과학회:학술대회논문집)
- 2007.10b
- /
- Pages.198-201
- /
- 2007
- /
- 1598-5164(pISSN)
Design of Inverse Square Root Unit Using 2-Stage Pipeline Architecture
2-Stage Pipeline 구조를 이용한 역제곱근 연산기의 설계
- Kim, Jung-Hoon (School of Electrical & Computer Engineering, University of Seoul) ;
- Kim, Ki-Chul (School of Electrical & Computer Engineering, University of Seoul)
- Published : 2007.10.26
Abstract
본 논문에서는 변형된 Newton-Raphson 알고리즘과 LUT(Look Up Table)를 사용하는 역제곱근 연산기를 제안한다. Newton-Raphson 부동소수점 역수 알고리즘은 일정한 횟수의 곱셈을 반복하여 역수 제곱근을 계산하는 방식이다. 변형된 Newton-Raphson 알고리즘은 하드웨어 구현에 적합하도록 변환되었으며, LUT는 오차를 줄이기 위해 개선되었다. 제안된 연산기는 LUT의 크기를 최소화하고, 순환적인 구조가 아닌 2-stage pipeline 구조를 가진다. 또한 IEEE-754 부동소수점 표준을 기초로 하는 24-bit 데이터 형식을 사용해 면적과 속도 향상에 유리하여 휴대용 기기의 멀티미디어 분야의 응용에 적합하다. 본 역제곱근 연산기는 소수점 이하 8-bit의 정확도를 가지며 VHDL을 이용하여 설계되었다. 그 크기는
Keywords