Proceedings of the KIEE Conference (대한전기학회:학술대회논문집)
- 2007.07a
- /
- Pages.1263-1264
- /
- 2007
Effect of Channel Length and Drain Bias on Threshold Voltage of Field Enhanced Solid Phase Crystallization Polycrystalline Thin Film Transistor on the Glass Substrate
자계 유도 고상결정화를 이용한 다결정 실리콘 박막 트랜지스터의 채널 길이와 드레인 전압에 따른 문턱 전압 변화
- Kang, Dong-Won (School of Electrical Engineering, Seoul National University) ;
- Lee, Won-Kyu (School of Electrical Engineering, Seoul National University) ;
- Han, Sang-Myeon (School of Electrical Engineering, Seoul National University) ;
- Park, Sang-Geun (School of Electrical Engineering, Seoul National University) ;
- Han, Min-Koo (School of Electrical Engineering, Seoul National University)
- Published : 2007.07.18
Abstract
자계 유도 고상결정화(FESPC)를 이용하여 제작한 다결정실리콘(poly-Si) 박막 트랜지스터(TFT)는 비정질 실리콘 박막 트랜지스터(a-Si:H TFT)보다 뛰어난 전기적 특성과 우수한 안정성을 지닌다.
Keywords