ac PDP에서 Addressing 특성개선을 위한 Negative Ramp Slope이 적용된 Reset Pulse에 관한 연구

  • 최혜림 (단국대학교 전자컴퓨터공학부 디스플레이소자연구실) ;
  • 정선욱 (단국대학교 전자컴퓨터공학부 디스플레이소자연구실) ;
  • 강정원 (단국대학교 전자컴퓨터공학부 디스플레이소자연구실)
  • 발행 : 2006.05.01

초록

일반적인 PDP 에 적용된 ADS 방식에서 Reset 파형은 ON/OFF Cell 을 초기화 시켜주고 Wall charge를 쌓아줌으로써 낮은 Address 전압으로도 구동을 가능하게 해준다. 기존의 Reset 파형은 Positive ramp pulse를 이용하여 구현하고 있으나 본 논문은 Negative ramp pulse가 적용된 새로운 Reset 파형을 제안하고자 한다. 2-Dimensional fluid simulation code를 이용하여 Ramp부분에 초점을 맞춰 Reset파형을 분석했으며 제안된 Negative ramp reset 파형은 기존의 Positive ramp reset 파형보다 70V가 낮은 전압에서 방전이 발생되는 것을 확인했다. Negative ramp pulse를 적용됐을 경우, Positive ion들이 모두 Negative ramp pulse가 인가된 Scan전극으로 모이는 현상 때문에 기존 Reset파형에 의한 방전일 때보다 낮은 전압에서의 초기방전을 발생시키므로 Reset에 소요되는 시간과 전압을 감소시킬 수 있다.

키워드