Implementation of a Dynamic Partial Reconfigurable Design using Xilinx Bus Macro

Xilinx 버스 매크로를 이용한 동적 부분 재구성 가능한 디자인 설계

  • You, Myoung-Keun (Dept. of Computer Engineering, Chungbuk National University) ;
  • Lee, Jae-Jin (Dept. of Computer Engineering, Chungbuk National University) ;
  • Song, Gi-Yong (Dept. of Computer Engineering, Chungbuk National University)
  • 유명근 (충북대학교 컴퓨터공학과) ;
  • 이재진 (충북대학교 컴퓨터공학과) ;
  • 송기용 (충북대학교 컴퓨터공학과)
  • Published : 2005.11.19

Abstract

동적 부분 재구성은 FPGA 칩에 구현된 디자인에서 변경이 필요한 부분만 재구성하여 줌으로써 실시간적 재구성을 가능하게하는 방법이다. 동적 부분 재구성에 대한 많은 연구를 통하여 게이트 수준의 부분 재구성이 가능하지만, 설계 복잡도가 큰 시스템을 설계시에 게이트 수준의 부분 재구성 방법은 부적적하다. 본 논문에서는 Xilinx에서 제고하는 버스 매크로를 사용하여 모듈 기반의 부분 재구성 기법에 대하여 기술하며, 곱셈기, 레지스터, 그리고 ripple carry adder로 구성된 회로에서 ripple carry adder를 carry lookahead adder로 재구성한다.

Keywords