Study of Interleaver Memory Architecture Design on Wireless LAN

무선 랜의 인터리버 메모리 구조 설계에 대한 연구

  • Kil, Min-Su (Information Control Engineering, Hoseo University) ;
  • Kim, Tae-Ghi (Information Control Engineering, Hoseo University) ;
  • Cheong, Cha-Keun (Information Control Engineering, Hoseo University)
  • 길민수 (호서대학교 전기정보통신공학부) ;
  • 김태기 (호서대학교 전기정보통신공학부) ;
  • 정차근 (호서대학교 전기정보통신공학부)
  • Published : 2005.11.26

Abstract

본 논문에서는 IEEE 802.11a 무선 랜에서 burst error에 대한 에러 정정 코드로 사용되는 블록 인터리버의 설계방법을 제안한다. 블록 인터리버 메모리는 읽기 쓰기의 주소가 다르기 때문에 주소생성을 하기 위한 회로가 복잡해진다. 본 논문에서 제안하는 방법은 블록 인터리버의 설계에서 사용되는 $16{\times}18$ 크기의 메모리를 세분화하여 데이터를 읽어 들일 때 쓰이는 롬이나 복잡한 로직을 제거하거나 메모리 선택기를 추가하여 보다 간소화된 주소 생성 모듈을 설계하여 로직의 효율을 높인다.

Keywords