Hardware Design and Implementation of IPv6­-IPv4 Protocol Translator

IPv6­-IPv4 프로토콜 변환기의 하드웨어 설계 및 구현

  • 이경렬 (부산대학교 컴퓨터공학과) ;
  • 공인엽 (부산대학교 컴퓨터공학과) ;
  • 이중렬 (부산대학교 컴퓨터공학과) ;
  • 이정태 (부산대학교 컴퓨터공학과)
  • Published : 2003.10.01

Abstract

IPv6 도입 단계에서는 IPv4 Network와 IPv6 Network가 혼재하게 되는데, 이 때 IPv4 Network와 IPv6 Network 간의 통신을 가능하게 하는 IPv6­IPv4 프로토콜 변환기가 요구된다. 그러나 성능 분석 결과에 따르면, 기존에 구현된 프로토콜 변환기는 운영 체제를 기반으로 한 소프트웨어로 구현되어 있어서 Network 간의 모든 트래픽을 처리하기에는 성능 상의 한계가 있다. 이에 본 논문에서는 기존 소프트웨어 프로토콜 변환기의 성능 인자 분석 연구를 토대로 하여, 하드웨어 기반의 고성능 64Translator를 제안하였다. 64Translator는 하드웨어 TCP/IPv6와 TCP/IPv4를 내장하고 개선된 메모리 엑세스 방식을 사용함으로써 기존 구현 방식에 비해 성능을 개선하였다. 구현된 하드웨어 모듈에 대해서는 소프트웨어 시뮬레이션과 시험망상에서의 테스트를 수행함으로써 그 기능을 검증하였다.

Keywords