Low Power 10-Bit 10MS/s ADC for Mobile Communication System

무선통신용 저전력 10-Bit 10MS/s ADC

  • Kim Jun-Ho (Department of Electronics Engineering, Sejong University) ;
  • Lee Youg-Jic (Department of Electronics Engineering, Sejong University) ;
  • Kim Joon-Yub (Department of Electronics Engineering, Sejong University)
  • 김준호 (세종대학교 전자공학과) ;
  • 이용직 (세종대학교 전자공학과) ;
  • 김준엽 (세종대학교 전자공학과)
  • Published : 2002.08.01

Abstract

10-bit 해상도, 10MS/s의 ADC를 Stage 당 1.5-Bit의 Resolution을 가지는 Redundant signed digit(RSD) 방식의 파이프라인 구조를 이용하여 설계하였다. Error Correction Logic을 사용함으로써 비교기를 Coarse하게 설계하였고 잔류 전압 증폭기의 최적 Scaling을 통하여 일반적인 ADC에 비해 성능 저하 없이 효율적으로 소비 전력을 감소시켰다. 또한, Charge Pump의 선택적 사용을 통해 기생 커패시턴스의 영향을 최소화함으로써 잔류전압 증폭기의 출력 전압 특성을 향상 시켰다. 삼성 0.35u CMOS 공정 파라미터를 이용하여 입력 전압 $-1{\sim}1V$, 공급 전압 $-1.5{\sim}1.5V$에서 18.73mW로 설계하였으며 HSPICE로 시뮬레이션 하였다.

Keywords