블록 효과 감소 알고리듬의 VLSI 회로 구현

VLSI Circuit Implementation of A Blocking Effect Reduction Algorithm

  • 김희정 (부산외국어대학교 컴퓨터전자공학부) ;
  • 박성모 (부산외국어대학교 컴퓨터전자공학부) ;
  • 최진호 (부산외국어대학교 컴퓨터전자공학부) ;
  • 김지홍 (동의대학교 컴퓨터영화공학부)
  • 발행 : 2002.11.01

초록

본 논문에서는 유리 B 스플라인 곡선을 이용한 블록 효과 감소 알고리듬을 VHDL을 이용하여 설계하고, 모의 실험을 통하여 동작을 확인한다. 블록 효과는 매우 낮은 비트율로 블록 기반 부호화 방식을 수행할 때 복원 영상에서 나타나는 블록 형태의 왜곡을 의미한다. 설계된 회로는 유리 B 스플라인 곡선을 적용한 블록 효과 감소 알고리듬으로서, 이 기법은 컴퓨터 그래픽스 분야에서 제어점을 근사하는 부드러운 곡선을 생성하기 위해 사용되는 스플라인 곡선을 적용하여 블록 현상을 효과적으로 감소시킨다. 설계된 회로는 주파수 100MHz에서 동작을 시켰으며, 모의 실험 결과 매우 우수한 블록 효과 감소 기능을 가진 것을 알 수 있다.

키워드