Design of A High Performance 1-D Discrete Wavelet Transform Filter Using Pipelined Architecture

파이프라인 구조를 이용한 고성능 1 차원 이산 웨이블렛 변환 필터 설계

  • Park, Tae-Geun (Dept. of Computer & Electronic Engineering, The Catholic University of Korea) ;
  • Song, Chang-Joo (Dept. of Computer & Electronic Engineering, The Catholic University of Korea)
  • 박태근 (가톨릭대학교 컴퓨터,전자공학부) ;
  • 송창주 (가톨릭대학교 컴퓨터,전자공학부)
  • Published : 2001.10.12

Abstract

본 논문에서는 파이프라인 구조를 이용하여 고성능 1 차원 이산 웨이블렛 변환 필터를 설계하였다. 각 레벨에서 입력이 다운샘플링(downsampling, decimation)되므로 각 레벨의 하드웨어를 폴딩(folding) 기법을 이용하여 곱셈기와 덧셈기를 공유함으로써 복잡도를 개선하였다. 즉, 제안한 구조에서는 레벨 2 와 레벨 3 에서 폴딩된 구조의 C.S.R(Circular Shift Register)곱셈기와 덧셈기를 사용함으로써 하드웨어 효율(hardware utilization)을 각 레벨에서 100%로 높일 수 있다. 또한, 홀수와 짝수의 샘플을 병렬로 입력함으로써 단일 입력의 시스템과 비교할 때, 동일 시간에 병렬화 만큼의 이득을 얻을 수 있었고, 필터 계수는 미러 필터(mirror filter)의 특성을 이용하여 쳐대한 고역 필터(high pass filter)와 저역 필터(low pass filter)의 계수들을 공유함으로써 곱셈기와 덧셈기의 수를 반으로 줄였다. 그리고 임계 경로(critical path)를 줄이기 위한 파이프라인 레지스터를 삽입하여 고성능 시스템을 구현하였다.

Keywords