한국전자파학회:학술대회논문집 (Proceedings of the Korea Electromagnetic Engineering Society Conference)
- 한국전자파학회 2001년도 종합학술발표회 논문집 Vol.11 No.1
- /
- Pages.213-217
- /
- 2001
CPW 구조를 이용한 V-band cascode 하향 주파수 혼합기의 설계 및 제작
Design and fabrication of V-band cascode down-mixer using CPW structure
- 안단 (동국대학교 밀리미터파 신기술 연구 센터) ;
- 채연식 (동국대학교 밀리미터파 신기술 연구 센터) ;
- 강태신 (동국대학교 밀리미터파 신기술 연구 센터) ;
- 설우석 (동국대학교 밀리미터파 신기술 연구 센터) ;
- 임병옥 (동국대학교 밀리미터파 신기술 연구 센터) ;
- 이진구 (동국대학교 밀리미터파 신기술 연구 센터)
- An, D. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University) ;
- Chae, Y. S. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University) ;
- Kang, T. S. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University) ;
- Sul, W. S. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University) ;
- Lim, B. O. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University) ;
- Rhee, J. K. (MINT (Millimeter-wave INovation Technology Research Center), Dongguk University)
- 발행 : 2001.11.01
초록
본 논문에서는 CPW 구조를 이용하여 60 GHz 무선 시스템 응용을 위한 V-band용 하향 주파수 혼합기를 설계 및 제작하였다. 하향 주파수 혼합기의 설계 및 제작에 있어서 GaAs PHEMT(Pseudomorphic high electron mobility transistor)를 기반으로 하였으며, 회로설계를 위해 coplanar waveguide(CPW) 라이브러리를 구축하여 이용하였다. 제작된 하향 주파수 혼합기의 변환이득은 국부발진주파수(LO) 입력이 8 dBm일 때 -8.5 dB의 최대 변환이득 특성을 얻었으며 Pl dB는 -3.3 dBm을 얻었다. 제작된 회로의 칩 크기는 1.6
키워드