단락 스터브 정합 회로를 이용한 ISM band의 소 신호 증폭기 설계 및 구현에 관한 연구

A study on the Design and Implementation Method of Small Signal Amplifier Using Short Stub Matching Network

  • 발행 : 2001.11.01

초록

본 논문에서는 self-bias 구조를 갖는 소 신호 증폭기에 대해 논의된다 주파수 영역은 ISM band (Industria1/Scientific/Medical band) 인 무선 랜 (WLL : Wireless Local Loop) 대역 5.8GHz 에서 설계하였다. 제시된 self-bias 구조는 단일 전원만을 사용한다는 장점을 가지고 있으며 입력 단에서 RFC (λ/4 전송선로)를 제거하고 매칭 회로에서 단락 스터브를 사용함으로 구조를 간단히 하였다. 이러한 bias조건에서 FET의 이득은 11dB이고 회로 설계 후 측정 결과는 입력 반사 손실 -16.455dB, 이득은 8.095dB이다. 이 소 신호 증폭기는 간단한 구조로 구현된 장점 뿐 만 아니라 무선 랜 분야에서도 충분히 응용 될 수 있으리라 기대된다.

키워드